发明名称 一种行集成电路
摘要 一种行集成电路设有晶体管T1、晶体管T1a、晶体管T2、晶体管T2a、晶体管T3、晶体管T4、晶体管T5、晶体管T6、晶体管T7、晶体管T8、晶体管T9、电容C1、电容C2和电容C3。该行集成电路采用单负电源结构、避免采用传统的以二极管连接的晶体管作为反向器,采用新型的反向器结构,并且实现由输出级上拉管进行充放电,能够减小输出级下拉管的器件尺寸,具有电路结构简单、功耗低、器件尺寸小的特点。
申请公布号 CN103871348B 申请公布日期 2016.08.17
申请号 CN201410114475.3 申请日期 2014.03.26
申请人 广州新视界光电科技有限公司;华南理工大学 发明人 吴为敬;宋小锋;张立荣;李冠明;王磊;彭俊彪
分类号 G09G3/20(2006.01)I 主分类号 G09G3/20(2006.01)I
代理机构 北京科亿知识产权代理事务所(普通合伙) 11350 代理人 赵蕊红
主权项 一种行集成电路,其特征在于:设有晶体管T1、晶体管T1a 、晶体管T2、晶体管T2a、晶体管T3、晶体管T4、晶体管T5、晶体管T6、晶体管T7、晶体管T8、晶体管T9、电容C1、电容C2和电容C3;晶体管T1栅极、晶体管T1a栅极与时钟信号CLK2连接,晶体管T1漏极与前一级的移位脉冲信号Cout(n‑1)连接,晶体管T1源极、晶体管T1a漏极与晶体管T9源极连接,晶体管T1a源极、晶体管T5栅极、晶体管T7栅极与电容C1的一端连接,晶体管T9栅极、电容C1的另一端、晶体管T5源极与晶体管T6漏极连接,移位输出脉冲信号Cout(N) 的引出端与晶体管T6漏极连接,晶体管T9漏极、晶体管T5漏极、晶体管T7漏极与时钟信号CLK3连接,晶体管T7源极与晶体管T8漏极连接,本级的行驱动输出信号Out(N) 与晶体管T8漏极连接;晶体管T2漏极接正电源Vdd,晶体管T2栅极、晶体管T2a栅极与后三级的级联信号Cout(n+3)连接,晶体管T2源极与晶体管T2a漏极连接,晶体管T2a源极、晶体管T3漏极、晶体管T3栅极、电容C3一端、电容C2一端、晶体管T6栅极与晶体管T8栅极连接,电容C3另一端与时钟信号CLK1连接,晶体管T3源极与晶体管T4漏极连接,晶体管T4栅极与前三级的级联信号 Cout(n‑3)连接,晶体管T4源极、电容C2另一端、晶体管T6源极、晶体管T8源极与负电源Vss连接;在移位脉冲输出阶段,反向信号Qb产生的过程中,利用时钟信号CLK1在两个电容C2和C3上的耦合效应来产生一个负电平,将作为下拉管的晶体管T6和T8关断。
地址 510730 广东省广州市萝岗区开源大道11号科技企业加速器A1栋