发明名称 LATCH-UP PROTECTIVE CIRCUIT, ADJUSTMENT/PROTECTION COMBINED CIRCUIT AND ON-CHIP LATCH-UP PROTECTIVE CIRCUIT
摘要
申请公布号 JPH0685179(A) 申请公布日期 1994.03.25
申请号 JP19920245288 申请日期 1992.09.14
申请人 INTERNATL BUSINESS MACH CORP <IBM> 发明人 SAN FUU DON;ROBAATO RUISU FURANCHI
分类号 G05F1/56;H01L27/08;H01L27/092;H03K19/00;(IPC1-7):H01L27/08 主分类号 G05F1/56
代理机构 代理人
主权项
地址