发明名称 用于存储熵编码指令序列及将其翻译成可执行形式的方法和设备
摘要 一种压缩程序指令的序列的方法通过检查程序指令流以识别满足参数的两个或两个以上指令的序列而开始。由选定类型的布局指令替代所述经识别的两个或两个以上指令的序列,接着压缩所述选定类型的布局指令。一种解压缩方法将X索引和Y索引作为压缩值一起存取。将所述压缩值解压缩为选定类型的布局指令,将所述选定类型的布局指令解码并用两个或两个以上指令的序列替代。一种用于解压缩的设备包含用于存储压缩指令的存储子系统,其中压缩指令包括X索引和Y索引。解压缩器被配置用于将从所述存储子系统存取的X索引和Y索引翻译为选定类型的布局指令,将所述选定类型的布局指令解码并用两个或两个以上指令的序列替代。
申请公布号 CN103748550B 申请公布日期 2016.07.06
申请号 CN201280040750.0 申请日期 2012.07.30
申请人 高通股份有限公司 发明人 谢尔盖·拉林;卢西恩·科德雷斯库;安舒曼·达斯古普塔
分类号 G06F9/38(2006.01)I;G06F9/30(2006.01)I 主分类号 G06F9/38(2006.01)I
代理机构 北京律盟知识产权代理有限责任公司 11287 代理人 宋献涛
主权项 一种压缩程序指令的序列的方法,所述方法的特征在于:识别满足参数(904、906)的极长指令字VLIW包(602)的一个指令时隙(704)中的第一指令(606)以及不同指令时隙(705)中的第二指令(607);以及根据所述参数以压缩形式(614、615、910)用选定布局指令(710、908)替代所述VLIW包中的经识别的第一指令和第二指令,其中以压缩形式(616、617)使用在所述第一指令和所述第二指令被替代之后保持在所述VLIW包中的指令(608),其中所述选定布局指令不由处理器执行单元来执行。
地址 美国加利福尼亚州