发明名称 基准电压产生电路
摘要 本发明提供一种减低差动放大器之补偿之影响并能因应低电压化之基准电压产生电路。此基准电压产生电路,包含电阻R0、R0、R3、差动放大器A1、电晶体Q1、Q2、Q3,电晶体Q1、Q2之集极与差动放大器之差动输入端子连接,电阻R0、R0、R3之一端,共通连接于差动放大器A1之输出,2个电阻R0之另一端与Q1、Q2之集极连接,电阻R1之另一端与Q3之集极及基极连接,于将Q3基极与Q1、Q2之基极连接而成之基准电压产生电路中,Q1、Q2之射极尺寸比设定为1:N,于电阻R1,将与Q1或Q2之集极电流大致相等之电流重叠于具有较此等为大之正的温度系数的电流而流过于电阻R1之两端所产生的电压,与Q3基极-射极间电压VBE3相加后之电压予以输出。
申请公布号 TW200737698 申请公布日期 2007.10.01
申请号 TW095145643 申请日期 2006.12.07
申请人 尔必达存储器股份有限公司 发明人 藤泽宏树;中村正行;田中均
分类号 H03F3/34(2006.01);H03K19/082(2006.01) 主分类号 H03F3/34(2006.01)
代理机构 代理人 周良谋;周良吉
主权项
地址 日本