发明名称 明渠流量计双级旋转编码器组合逻辑译码装置
摘要 本发明是明渠流量计双级旋转编码器组合逻辑译码装置。由输入、G/B转换、减6、B/BCD转换、高低位运算、高位选择、输出接口等电路组成,输入电路组成的19路RC积分电路的输出线与G/B转换电路的输入线相接;减6电路中的输入线接G/B转换电路的输出线,减6电路的输出线接B/BCD转换电路的输入线;B/BCD转换电路中的输出线接高低位运算电路、输出接口电路的输入线;高低位运算电路输出线接输出接口电路的输入线;优点:采用CMOS组合逻辑电路器件设计,实现Gray/二进制码转换、乘法、加法运算等功能。其工作方式是非时序的,当前电路状态与历史无关,杜绝了死机、程序跑飞现象。电路简单功耗低、可靠性高、抗电磁干扰能力强等。
申请公布号 CN1194208C 申请公布日期 2005.03.23
申请号 CN03112861.0 申请日期 2003.02.21
申请人 河海大学 发明人 徐立中;李德富
分类号 G01F1/52;G01F1/56;G06F7/38 主分类号 G01F1/52
代理机构 南京君陶专利商标代理有限公司 代理人 沈根水
主权项 1、明渠流量计双级旋转编码器组合逻辑译码装置,其特征是由输入电路(1’)、G/B转换电路(2’)、减6电路(3’)、B/BCD转换电路(4’)、高低位运算电路(5’)、高位选择电路(6’)、输出接口电路(8’)组成,其中输入电路(1’)编码器的公共端直接与+20VDC电源连接,每个码道经RC输入电路接通+20VDC电源,当某一码道处于导电区段时,组合逻辑电路器件CMOS电路的入端获得逻辑“1”信号,当某一码道处于不导电区段时,CMOS电路的入端获得逻辑“0”信号,输入电路(1’)中的电阻(R<sub>1</sub>~R<sub>19</sub>),电阻(R<sub>20</sub>~R<sub>38</sub>),电容(C<sub>1</sub>~C<sub>19</sub>)组成19路RC积分电路,19路RC积分电路的输出线与G/B转换电路(2’)的输入线对应相接;G/B转换电路(2’)中的半加器(IC<sub>24</sub>、IC<sub>25</sub>)完成格雷码/二进制码的转换,其间的连线关系依照下式设计:<img file="C031128610002C1.GIF" wi="393" he="124" />减6电路(3’)中的全加器(IC<sub>21</sub>~IC<sub>23</sub>)完成减6运算,其间的连线关系采用取其补码相加原理设计,即取6的反码与输入的二进制码进行9位全加,减6电路的输入线与G/B转换电路(2’)的输出线对应相接,减6电路的输出线与B/BCD转换电路(4’)的输入线对应相接  B/BCD转换电路(4’)中的或门(IC<sub>4</sub>),全加器(IC<sub>7</sub>~IC<sub>9</sub>),或门(IC<sub>12</sub>、IC<sub>13</sub>、IC<sub>16</sub>~IC<sub>18</sub>),全加器(IC<sub>14</sub>、IC<sub>15</sub>),3/8线译码器(IC<sub>19</sub>、IC<sub>20</sub>)完成二进制——BCD码的转换,其间的连线关系是3/8线译码器(IC<sub>19</sub>、IC<sub>20</sub>)的输出线与或门(IC<sub>4</sub>、IC<sub>12</sub>、IC<sub>13</sub>、IC<sub>16</sub>~IC<sub>18</sub>)的输入线对应相接,或门(IC<sub>4</sub>、IC<sub>12</sub>、IC<sub>13</sub>、IC<sub>16</sub>~IC<sub>18</sub>)的输出线与全加器(IC<sub>7</sub>~IC<sub>9</sub>、IC<sub>14</sub>、IC<sub>15</sub>)的输入线对应相接,全加器(IC<sub>7</sub>)的输出线与高低位运算电路中的全加器(IC<sub>6</sub>)的输入线对应相接,全加器(IC<sub>8</sub>、IC<sub>9</sub>)的输出线与输出接口电路(8’)的输入线对应相接;高低位运算电路(5’)中的或门(IC<sub>4</sub>),全加器(IC<sub>5</sub>、IC<sub>6</sub>)完成高低位运算,高位数共5位,采用二进制编码,高位所代表的真实数字应为高位数乘500,用相加的方法设计实现,其间的连线关系是高位选择电路(6’)中的或门(IC<sub>4</sub>)输出线与全加器(IC<sub>5</sub>、IC<sub>6</sub>)的输入线对应相接,或门(IC<sub>4</sub>)及全加器(IC<sub>5</sub>、IC<sub>6</sub>)输入线与高位选择电路的输出线对应相接,全加器(IC<sub>5</sub>、IC<sub>6</sub>)输出线与输出接口电路(8’)的输入线对应相接;高位选择电路(6’)中的与或选择器(IC<sub>10</sub>、IC<sub>11</sub>)完成高位选择;输出接口电路(8’)中的驱动电路(IC<sub>1</sub>~IC<sub>3</sub>)是增加驱动能力。
地址 210098江苏省南京市西康路1号