发明名称 滑动窗口、基于区块的分支目标地址高速缓冲存储器
摘要 一种滑动窗口、基于区块的分支目标地址高速缓冲存储器(BTAC)包括多个条目,每一条目与含有至少一个已被评估为经采取的分支指令的指令区块相关联,且具有与所述区块中的第一指令的地址相关联的标签。所述区块每一者对应于从例如I-高速缓冲存储器等存储器获取的指令群组。在分支指令包含在两个或两个以上获取群组中处,其也包含在与BTAC条目相关联的两个或两个以上指令区块中。所述滑动窗口、基于区块的BTAC通过存储与不同的指令区块(其每一者含有所述经采取的分支指令中的至少一者)相关联的BTAC条目而允许存储处于同一指令区块中的两个或两个以上经采取的分支指令的分支目标地址(BTA),而不需要在每一BTAC条目中提供多个BTA存储空间。
申请公布号 CN101460922A 申请公布日期 2009.06.17
申请号 CN200780020445.4 申请日期 2007.05.31
申请人 高通股份有限公司 发明人 罗德尼·韦恩·史密斯;詹姆斯·诺里斯·迪芬德费尔;布莱恩·迈克尔·斯坦普尔;托马斯·安德鲁·萨托里乌斯
分类号 G06F9/38(2006.01)I 主分类号 G06F9/38(2006.01)I
代理机构 北京律盟知识产权代理有限责任公司 代理人 刘国伟
主权项 1. 一种在处理器中预测分支指令的方法,其包括:将条目存储在分支目标地址高速缓冲存储器(BTAC)中,所述BTAC条目与包含至少一个已被评估为经采取的分支指令的两个或两个以上指令的区块相关联,所述BTAC条目具有与所述区块中的第一指令的地址相关联的标签;以及在获取指令群组时,存取所述BTAC以确定对应区块中的指令是否为经采取的分支指令。
地址 美国加利福尼亚州