发明名称 显示面板模块、半导体集成电路、驱动方法和电子设备
摘要 一种显示面板模块,包括:像素阵列部分,其中以矩阵形式排列由电流驱动型的自发光元件和配置来驱动和控制所述自发光元件的像素电路形成的子像素;信号线驱动部分,配置来驱动信号线;写入控制线驱动部分,配置来基于第一扫描时钟控制在所述信号线中出现的电势到所述子像素的写入;以及电源控制部分,配置来控制到所述子像素的驱动功率的提供和驱动功率的提供的停止,所述电源控制部分基于具有比所述第一扫描时钟更高速度的第二扫描时钟,控制限定所述自发光元件的发光时段的驱动功率的提供的定时。
申请公布号 CN101646096A 申请公布日期 2010.02.10
申请号 CN200910164166.6 申请日期 2009.08.10
申请人 索尼株式会社 发明人 长谷川洋;礒部铁平
分类号 H04N13/00(2006.01)I 主分类号 H04N13/00(2006.01)I
代理机构 北京市柳沈律师事务所 代理人 周少杰
主权项 1.一种显示面板模块,包括:像素阵列部分,其中以矩阵形式排列由电流驱动型的自发光元件和配置来驱动和控制所述自发光元件的像素电路形成的子像素;信号线驱动部分,配置来驱动信号线;写入控制线驱动部分,配置来基于第一扫描时钟控制在所述信号线中出现的电势到所述子像素的写入;电源控制部分,配置来控制到所述子像素的驱动功率的提供和驱动功率的提供的停止,所述电源控制部分基于具有比所述第一扫描时钟更高速度的第二扫描时钟,控制限定所述自发光元件的发光时段的驱动功率的提供的定时;其中设置从每条水平线中的信号电势的写入完成到发光开始的等待时间,使得其中首先完成信号电势写入的第一水平线的等待时间是最长的,其中最后完成信号电势写入的第二水平线的等待时间是最短的,位于所述第一水平线和所述第二水平线之间的每条水平线的等待时间的长度根据到所述第一水平线和所述第二水平线的位置关系线性地改变,以及每帧的显示时段不与相邻帧重叠,所述显示时段由从所述第一水平线中发光开始到所述第二水平线中发光结束的时段给出。
地址 日本东京都