发明名称 参考不同频率时脉的电脑主机板晶片组
摘要 本发明为一种参考不同频率时脉的电脑主机板晶片组,内有信号转换装置,可将参考某一时脉之输入信号转换为参考另一时脉之输出信号,利用其参考时脉的周期比例关系及虚拟同步关系,使用一时相信号产生器及一逻辑电路,可将该输入信号适当的转换为所需的输出信号,不用浪费固定的等待周期时间,本发明并可选择不同频率的时脉,供外部之记忆体使用。
申请公布号 TW388815 申请公布日期 2000.05.01
申请号 TW087100972 申请日期 1998.01.23
申请人 威盛电子股份有限公司 发明人 赖瑾;何桓蓁;刘国平
分类号 G06F12/00 主分类号 G06F12/00
代理机构 代理人 詹铭文 台北巿罗斯福路二段一○○号七楼之一
主权项 1.一种参考不同频率时脉的电脑主机板晶片组,包括:一信号转换装置,可将参考一第一时脉的一输入信号转换为参考一第二时脉的一输出信号及将参考该第二时脉的该输入信号转换为参考该第一时脉的该输出信号二者择一,其中该第一时脉的m个周期的时间与该第二时脉的n个周期的时间相等,m与n为根据前述条件可找到的大于零的最小整数,且m>n,且m不能被n整除,并且该第一时脉与该第二时脉为虚拟同步,即该第一时脉的第i个周期与该第二时脉的第j个周期之开始时间间隔小于一预定时间,其中i及j为大于零的整数,该信号转换装置利用上述该第一时脉与该第二时脉间之固定比例及虚拟同步关系,产生该输出信号;以及一多工器,可在该第一时脉与该第二时脉二者择一,以产生一第三时脉。2.如申请专利范围第1项所述之参考不同频率时脉的电脑主机板晶片组,其中更可依使用之参考时脉区分为一第一子系统、一第二子系统、及一第三子系统,该第一子系统之参考时脉为该第一时脉,该第二子系统之参考时脉为该第二时脉,该第三子系统之参考时脉为该第三时脉。3.如申请专利范围第1项所述之参考不同频率时脉的电脑主机板晶片组,更包括一时相信号产生器,产生m个时相信号,在该第一时脉的m个周期内轮替出现有效信号,每个时相信号出现有效信号的时间等于该第一时脉的一个周期的时间,并且与该第一时脉的周期同步,该m个时相信号可供该信号转换装置使用。4.如申请专利范围第1项所述之参考不同频率时脉的电脑主机板晶片组,更包括一第一多工器及一第二多工器,该第一时脉经该第一多工器后,方供该电脑主机板晶片组内之其他电路使用,该第二时脉经该第二多工器后,方供该电脑主机板晶片组内之其他电路使用。5.如申请专利范围第1项所述之参考不同频率时脉的电脑主机板晶片组,其中该预定时间为零,即该第一时脉的第i个周期与该第二时脉的第j个周期为同时开始。6.一种参考不同频率时脉的电脑主机板晶片组包括:一第一时脉;一第二时脉,该第一时脉的m个周期的时间与该第二时脉的n个周期的时间相等,m与n为根据前述条件可找到的大于零的最小整数,且m>n,且m不能被n整除,并且该第一时脉与该第二时脉为虚拟同步,即该第一时脉的第i个周期与该第二时脉的第j个周期之开始时间间隔小于一预定时间,其中i及j为大于零的整数;一输入信号,参考时脉为该第一时脉与该第二时脉二者择一;一输出信号,参考时脉为该第一时脉与该第二时脉二者择一,但不同于该输入信号所择之参考时脉;一信号转换装置,其输入为该第一时脉、该第二时脉、及该输入信号,利用上述该第一时脉与该第二时脉间之固定比例及虚拟同步关系,产生该输出信号;以及一多工器,可在该第一时脉与该第二时脉二者择一,以产生一第三时脉。7.如申请专利范围第6项所述之参考不同频率时脉的电脑主机板晶片组,其中更可依使用之参考时脉区分为一第一子系统、一第二子系统、及一第三子系统,该第一子系统之参考时脉为该第一时脉,该第二子系统之参考时脉为该第二时脉,该第三子系统之参考时脉为该第三时脉。8.如申请专利范围第6项所述之参考不同频率时脉的电脑主机板晶片组,其中该预定时间为零,即该第一时脉的第i个周期与该第二时脉的第j个周期为同时开始。9.如申请专利范围第6项所述之参考不同频率时脉的电脑主机板晶片组,更包括一时相信号产生器,产生m个时相信号,在该第一时脉的m个周期内轮替出现有效信号,每个时相信号出现有效信号的时间等于该第一时脉的一个周期的时间,并且与该第一时脉的周期同步,该m个时相信号可供该信号转换装置使用。10.一种参考不同频率时脉的电脑主机板晶片组,可将一输入信号转换为一输出信号,并且有一第一时脉及一第二时脉当作该输入信号及该输出信号的参考时脉,其中该第一时脉的m个周期的时间与该第二时脉的n个周期的时间相等,m与n为根据前述条件可找到的大于零的最小整数,且m>n,且m不能被n整除,并且该第一时脉与该第二时脉为虚拟同步,即该第一时脉的第i个周期与该第二时脉的第j个周期之开始时间间隔小于一预定时间,其中i及j为大于零的整数,该晶片组包括:一时相信号产生器,产生m个时相信号,在该第一时脉的m个周期内轮替出现有效信号,每个时相信号出现有效信号的时间等于该第一时脉的一个周期的时间,并且与该第一时脉的周期同步;一信号转换装置,其输入为该第一时脉、该第二时脉、该m个时相信号、及该输入信号,利用上述该第一时脉与该第二时脉间之固定比例及虚拟同步关系,产生该输出信号;以及一多工器,可在该第一时脉与该第二时脉二者择一,以产生一第三时脉。11.如申请专利范围第10项所述之参考不同频率时脉的电脑主机板晶片组,其中更可依使用之参考时脉区分为一第一子系统、一第二子系统、及一第三子系统,该第一子系统之参考时脉为该第一时脉,该第二子系统之参考时脉为该第二时脉,该第三子系统之参考时脉为该第三时脉。12.如申请专利范围第10项所述之参考不同频率时脉的电脑主机板晶片组,该输入信号的参考时脉为该第一时脉,该输出信号的参考时脉为该第二时脉。13.如申请专利范围第10项所述之参考不同频率时脉的电脑主机板晶片组,该输入信号的参考时脉为该第二时脉,该输出信号的参考时脉为该第一时脉。14.如申请专利范围第10项所述之参考不同频率时脉的电脑主机板晶片组,其中该预定时间为零,即该第一时脉的第i个周期与该第二时脉的第j个周期为同时开始。15.一种参考不同频率时脉的电脑主机板晶片组之信号转换及产生时脉的方法,包括下列步骤:提供一第一时脉;提供一第二时脉,该第一时脉的m个周期的时间与该第二时脉的n个周期的时间相等,m与n为根据前述条件可找到的大于零的最小整数,且m>n,且m不能被n整除,并且该第一时脉与该第二时脉为虚拟同步,即该第一时脉的第i个周期与该第二时脉的第j个周期之开始时间间隔小于一预定时间,其中i及j为大于零的整数;产生m个时相信号,其在该第一时脉的m个周期内轮替出现有效信号,每个时相信号出现有效信号的时间等于该第一时脉的一个周期的时间,并且与该第一时脉的周期同步;提供一输入信号,参考时脉为该第一时脉与该第二时脉二者择一;利用一信号转换装置,根据该第一时脉、该第二时脉及该m个时相信号,利用上述该第一时脉与该第二时脉间之固定比例及虚拟同步关系,将该输入信号转换成一输出信号,其参考时脉为该第一时脉与该第二时脉二者择一,但不同于该输入信号所参考之时脉;以及产生一第三时脉,为该第一时脉与该第二时脉二者择一。16.如申请专利范围第15项所述之方法,其中该电脑主机板晶片组更可依使用之参考时脉区分为一第一子系统、一第二子系统、及一第三子系统,该第一子系统之参考时脉为该第一时脉,该第二子系统之参考时脉为该第二时脉,该第三子系统之参考时脉为该第三时脉。17.如申请专利范围第15项所述之方法,其中该预定时间为零,即该第一时脉的第i个周期与该第二时脉的第j个周期为同时开始。18.一种参考不同频率时脉的电脑主机板晶片组,至少包括一信号转换装置,可将参考一第一时脉的一输入信号转换为参考一第二时脉的一输出信号及将参考该第二时脉的该输入信号转换为参考该第一时脉的该输出信号二者择一,其中该第一时脉的m个周期的时间与该第二时脉的n个周期的时间相等,m与n为根据前述条件可找到的大于零的最小整数,且m>n,且m不能被n整除,并且该第一时脉与该第二时脉为虚拟同步,即该第一时脉的第i个周期与该第二时脉的第j个周期之开始时间间隔小于一预定时间,其中i及j为大于零的整数,该信号转换装置利用上述该第一时脉与该第二时脉间之固定比例及虚拟同步关系,产生该输出信号。19.如申请专利范围第18项所述之参考不同频率时脉的电脑主机板晶片组,更包括一时相信号产生器,产生m个时相信号,在该第一时脉的m个周期内轮替出现有效信号,每个时相信号出现有效信号的时间等于该第一时脉的一个周期的时间,并且与该第一时脉的周期同步,该m个时相信号可供该信号转换装置使用。20.一种参考不同频率时脉的电脑主机板晶片组之信号转换的方法,包括下列步骤:提供一第一时脉;提供一第二时脉,该第一时脉的m个周期的时间与该第二时脉的n个周期的时间相等,m与n为根据前述条件可找到的大于零的最小整数,且m>n,且m不能被n整除,并且该第一时脉与该第二时脉为虚拟同步,即该第一时脉的第i个周期与该第二时脉的第j个周期之开始时间间隔小于一预定时间,其中i及j为大于零的整数;产生m个时相信号,其在该第一时脉的m个周期内轮替出现有效信号,每个时相信号出现有效信号的时间等于该第一时脉的一个周期的时间,并且与该第一时脉的周期同步;提供一输入信号,参考时脉为该第一时脉与该第二时脉二者择一;以及根据该第一时脉、该第二时脉及该m个时相信号,利用上述该第一时脉与该第二时脉间之固定比例及虚拟同步关系,将该输入信号转换成一输出信号,其参考时脉为该第一时脉与该第二时脉二者择一,但不同于该输入信号所参考之时脉。图式简单说明:第一图是依照本发明一较佳实施例之电脑主机板之晶片组部份之方块图;第二图是第一图之实施例之时相信号时序图;第三图是依照本发明一较佳实施例之信号转换电路方块图;第四图是第三图之实施例之一种信号转换的电路图;第五图a及第五图b是第四图之时序图;第六图是第三图之实施例之另一信号转换的电路图;第七图a、第七图b、及第七图c是第六图之时序图;第八图是第三图之实施例之一种考虑启始状态的信号转换电路图;第九图是第三图之实施例之另一种考虑启始状态的信号转换电路图。
地址 台北县新店巿中正路五三三号八楼