发明名称 | 用于辅助超高速缓存的超高速缓存刷新机制 | ||
摘要 | 公开可应用于运行在双方式下的存储系统的一种有效的超高速缓存的刷新机制。双方式采用两个物理上各不相同但在整个逻辑地址中的至少一部分上具有共用的逻辑地址的主存储空间。由辅助超高速缓存对表示方式切换的信号(SMIACT#)提供中断。在超高速缓刷新结束之前阻止SMIACT#到达系统核心,确保将超高速缓存的内容回写到数据原始驻留的正确存储体上,因为尽管CPU实际已生成SMIACT#但系统核心认为方式尚未切换。 | ||
申请公布号 | CN1154167A | 申请公布日期 | 1997.07.09 |
申请号 | CN95194319.7 | 申请日期 | 1995.06.08 |
申请人 | 国际商业机器公司 | 发明人 | 大庭信之;中田武男 |
分类号 | G06F12/08 | 主分类号 | G06F12/08 |
代理机构 | 中国国际贸易促进委员会专利商标事务所 | 代理人 | 酆迅 |
主权项 | 1.一种具有一个CPU、一个系统核心和一个经总线与所述CPU和所述系统核心连接的超高速缓存的计算机存储系统,包括:第一信号装置,其由所述系统核心向所述CPU及所述超高速缓存生成以刷新所述超高速缓存的内容;第二信号装置,由所述超高速缓存向所述CPU生成,以响应所述第一信号装置请求所述CPU释放所述总线;第三信号装置,由所述CPU生成,以响应所述第二信号装置通知所述超高速缓存所述CPU已释放所述总线。 | ||
地址 | 美国纽约 |