发明名称 可控串联电容补偿最小时间控制器及其控制方法
摘要 可控串联电容补偿最小时间控制器及其控制方法属于柔性交流输电系统可控硅串联电容补偿技术领域,其特征在于,它含有:输入为上位工控机目标触发角的上层控制器,输入为线电流的同步信号发生电路,输入分别为来自上层控制器的实际触发角和来自同步信号发生电路的线电流同步信号而输出为晶闸管触发脉冲的脉冲发生器;上层控制器含有:与上位工控机互连的控制器,各与控制器互连的双口RAM和总线缓冲器,带EEPROM和SRAM且分别和双口RAM和总线缓冲器互连的数字信号处理器,和数字信号处理器互连的A/D数据采集卡。相应地提出了用迭代逼近法计算晶闸管实际触发角的控制算法。与同类最小时间控制器相比,其动态响应时间仅10ms,几乎接近极限,可使可控串补在晶闸管触发角跃变后迅速进入稳态。
申请公布号 CN1172414C 申请公布日期 2004.10.20
申请号 CN01134863.1 申请日期 2001.11.16
申请人 清华大学 发明人 童陆园;耿俊成;葛俊;韩光;王仲鸿
分类号 H02J3/18 主分类号 H02J3/18
代理机构 代理人
主权项 1、一种可控串联电容补偿最小时间控制器,含有上层控制器,其特征在于它含有:输入端与上位工控机目标触发角输出端相连的上层控制器,输入信号为线电流的同步信号发生电路,输入信号分别为来自上层控制器的实际触发角信号和来自同步信号发生电路的线电流同步信号而输出信号为晶闸管触发脉冲的脉冲发生器;其中,上层控制器含有:经PCI总线与上位工控机互连的PCI9080控制器,各自与PCI9080控制器互连的双口RAM和总线缓冲器,备有EEPROM和SRAM且分别与双口RAM、总线缓冲器互连的数字信号处理器DSP,经总线接口3XBUS和数字信号处理器DSP互连的A/D数据采集卡;所述的线电流来自总线接口3XBUS,所述的实际触发角信号经串口来自数字信号处理器DSP。
地址 100084北京100084-82信箱