发明名称 组织储存在非依电性可重新规划半导体记忆体中之资讯的技术
摘要 多数之分割区(96-106),可形成于一非依电性可重新规划记忆体(14)中,其在作用上可做为一处理器主导性系统有关之主要非依电性档案系统。上述之记忆体举例而言,可储存上述处理器主导性系统有关之基本输入/输出系统,加上其之运作系统。一位址分割区(100)可包括其他分割区之位置有关之资讯,并结合彼等储存在每一分割区内之资讯类型。
申请公布号 TW502206 申请公布日期 2002.09.11
申请号 TW089119370 申请日期 2000.11.07
申请人 英特尔公司 发明人 爱德华R 尔霍斯;詹姆士P 凯特伦诺斯
分类号 G06F3/06 主分类号 G06F3/06
代理机构 代理人 恽轶群 台北巿南京东路三段二四八号七楼;陈文郎 台北巿南京东路三段二四八号七楼
主权项 1.一种组织储存在非依电性可重新规划半导体记忆体中之资讯的方法,其系包括:将其记忆体分割成多数各具有一界定位址之分割区;以及将一分割区有关之界定位址,储存在另一分割区内。2.如申请专利范围第1项所申请之方法,其尚包括储存彼等分割区数目有关之资讯。3.如申请专利范围第1项所申请之方法,其尚包括将一起动载入程式储存进一分割区内。4.如申请专利范围第1项所申请之方法,其尚包括将一档案系统储存进一分割区内。5.如申请专利范围第1项所申请之方法,其尚包括将一作业系统有关之一核心程式储存进一分割区内。6.如申请专利范围第1项所申请之方法,其尚包括储存与彼等位址相关联之资讯,彼等系与上述相关联位址处之资料,是否需要进行一完整性核对有关。7.如申请专利范围第1项所申请之方法,其尚包括储存与一分割区之位址相关联,有关此分割区内所储存之资讯类型的资讯。8.如申请专利范围第7项所申请之方法,其尚包括储存一所定分割区处所储存之资料,是否为一起动载入程式、一核心程式、或一档案系统有关之资讯。9.如申请专利范围第7项所申请之方法,其尚包括储存与上述位址相关联之资讯有关之载入位址的资讯。10.一种可起始一处理器主导性系统之方法,其系包括:使一非依电性,可重新规划式半导体记忆体中所储存之资讯生效;使用上述记忆体内所储存之一分配表,来找出一上述记忆体内所储存之作业系统;载入上述之作业系统;以及执行上述之作业系统。11.如申请专利范围第10项所申请之方法,其尚包括选择一起动载入程式,以载入上述之作业系统。12.如申请专利范围第11项所申请之方法,其包括使用上述之分配表,以定位上述之起动载入程式。13.如申请专利范围第10项所申请之方法,其包括在上述记忆体内所储存之资讯生效前,执行初始运作和开机自我测试。14.如申请专利范围第10项所申请之方法,其包括使用上述记忆体内所储存之循环恢复核对软体,来使上述记忆体内所储存之资讯生效。15.一种由一储存有一些指令之媒体所构成之物品,该等指令可促使一处理器主导式系统:使一非依电性,可重新规划式半导体记忆体内所储存之资讯生效;使用一分配表,以找出上述记忆体内所储存之一作业系统;载入上述之作业系统;以及执行上述之作业系统。16.一种处理器主导性系统,其包括:一处理器;一耦合至上述处理器之非依电性记忆体;和一耦合至上述处理器之可重新规划、非依电性半导体记忆体,此半导体记忆体,系包括多数之分割区,彼等分割区之一个,系储存有一作业系统,以及该分割区之另一个,系储存有其他与每一分割区内所储存为何有关之资讯相关联之分割区的位址。17.如申请专利范围第16项所申请之系统,其中之半导体记忆体,系一FLASH记忆体。18.如申请专利范围第16项所申请之系统,其中之一分割区,系储存有一基本输入/输出系统。19.如申请专利范围第16项所申请之系统,其中之一分割区,系储存有一档案系统。20.如申请专利范围第16项所申请之系统,其中之一分割区,系储存有一起动载入程式。图式简单说明:第1图系一依本发明之一实施例所制客务器/伺服器系统的一个示意图;第2图系描述第1图中所示储存装置之记忆体结构;第3图系描述第2图中所示系统中所使用之一BIOS和恢复作业系统的一个记忆体结构;第4图系彼等依据本发明之一实施例所制重新载入作业系统所需之具现软体有关的一个流程图;第5图系描述第2图中所示主要作业系统有关之一记忆体结构;第6图第1图中所示客务器之一硬体具现;而第7图则系可例示第5图中所示FLAT之运作的一个流程图。
地址 美国