发明名称 一种自稳定型有源电感振荡器
摘要 本发明公开了一种自稳定型有源电感振荡器,它基于传统的有源电感振荡器在稳定性方面进行一定的改进,以克服有源电感在PVT(Process Voltage Temperature)改变下电感值变化剧烈,频率漂移大,取值范围低的问题。该振荡器包括N个恒定跨导产生电路、N个有源差分电感电路、稳压源电路、电感阵列控制电路和缓冲电路;每个恒定跨导产生电路均连接一有源差分电感电路;N个有源差分电感电路均由稳压源电路供电,并分别连接电感阵列控制电路和缓冲电路;本发明利用恒定跨导产生电路在有源电感中产生恒定的跨导,从而使电感值在不同的条件下更加精确和稳定,而电感阵列的选取使得电感有更宽的工作范围。
申请公布号 CN105827205A 申请公布日期 2016.08.03
申请号 CN201610151497.6 申请日期 2016.03.16
申请人 浙江大学 发明人 虞小鹏
分类号 H03B5/04(2006.01)I;H03B5/12(2006.01)I 主分类号 H03B5/04(2006.01)I
代理机构 杭州求是专利事务所有限公司 33200 代理人 邱启旺
主权项 一种自稳定型有源电感振荡器,其特征在于,包括N个恒定跨导产生电路、N个有源差分电感电路、稳压源电路、电感阵列控制电路和缓冲电路;每个恒定跨导产生电路均连接一有源差分电感电路;N个有源差分电感电路均由稳压源电路供电,并分别连接电感阵列控制电路和缓冲电路;所述恒定跨导产生电路包括电阻电路,PMOS管M1、M2,NMOS管M3、M4,电容C1,运算放大器A1,所述NMOS管M3的漏极和栅极、PMOS管M1的漏极、NMOS管M4的栅极相连后接运算放大器A1的负输入端;NMOS管M4的漏极和PMOS管M2的漏极相连后接运算放大器A1的正输入端;NMOS管M3的源极接地;电阻电路一端接NMOS管M4的源极,另一端接地;PMOS管M1、M2的源极和电容C1的一端均接电源,PMOS管M1、M2的栅极和电容C1的另一端相连后接运算放大器A1的输出端;所述有源差分电感电路包括第一负阻电路,第二负阻电路,PMOS管M5、M6、M9、M10,NMOS管M7、M8、M11、M12、M15、M16,所述PMOS管M5、M6、M9、M10的栅极均接运算放大器A1的输出端;NMOS管M7的栅极,PMOS管M9和NMOS管M11的漏极,第二负阻电路的一端相连;NMOS管M8的栅极,PMOS管M10和NMOS管M12的漏极,第二负阻电路的另一端相连;PMOS管M5、M6、M9、M10的源极均接稳压源电路的输出端;NMOS管M7、M8的源极相连后接NMOS管M15的漏极,NMOS管M11、M12的源极相连后接NMOS管M16的漏极,M15的栅极和M16的栅极相连后作为有源差分电感电路的输入端;M15和M16的源极均接地;PMOS管M5的漏极、NMOS管M7的漏极、第一负阻电路的一端和NMOS管M12的栅极相连后接缓冲电路的第一输入端;PMOS管M6的漏极、NMOS管M8的漏极、第一负阻电路的另一端和NMOS管M11的栅极相连后接缓冲电路的第二输入端;所述电感阵列控制电路包括N个并联的控制支路,PMOS管M18、M19,电阻R4,电流源I1;每个控制支路包括第一PMOS管M20、第二PMOS管M21、第三PMOS管M22、NMOS管M23,M20的漏极接M21的源极,M21的漏极接M22的源极,M23的漏极和栅极、M22的漏极相连后作为该控制支路的输出端;N个控制支路的第一PMOS管M20的源极、PMOS管M18的源极均接电源;N个控制支路的第一PMOS管M20的栅极、M18的栅极、电阻R4的一端、M19的漏极相连,M18的漏极接M19的源极;N个控制支路的第二PMOS管M21的栅极、M19的栅极、电阻R4的另一端、电流源I1的一端相连;电流源I1的另一端接地;N个控制支路的第三PMOS管M22的栅极均接控制信号;电感阵列控制电路的N个输出端分别接N个有源差分电感电路的输入端。
地址 310027 浙江省杭州市西湖区浙大路38号