发明名称 PARTIAL INTEGRATION SUPERIMPOSING TYPE REFERENCE FREQUENCY GENERATING METHOD FOR PHASE LOCKED LOOP AND ITS REFERENCE FREQUENCY GENERATING CIRCUIT
摘要
申请公布号 JPH0661743(A) 申请公布日期 1994.03.04
申请号 JP19920038709 申请日期 1992.01.29
申请人 INTER NIX KK;ADVANCED SAAKITSUTO TECHNOL:KK 发明人 ABE HIROSHI;NISHIZAWA AKIHIRO;HORI TOSHIO
分类号 H03B28/00;H03L7/197;(IPC1-7):H03B28/00 主分类号 H03B28/00
代理机构 代理人
主权项
地址