发明名称 LCD AND MANUFACTURING METHOD THEREOF
摘要 본 발명은 액정표시장치 및 그 제조방법에 관한 것으로서, 본 발명에 따른 액정표시장치는 다수의 게이트라인과 데이터라인에 의해 화소영역이 정의되고, 상기 화소영역에는 화소전극 및 공통전극이 형성되고, 상기 화소영역의 일 측에 상기 화소전극에 선택적으로 전압을 인가하도록 형성되는 박막트랜지스터를 포함하는 액정표시장치에 있어서, 상기 화소영역 및 상기 박막트랜지스터를 덮도록 형성되는 제1보호막; 상기 제1보호막의 상부 중 상기 화소영역에 형성되는 화소전극; 상기 박막트랜지스터의 일부를 노출시키도록 상기 제1보호막 및 상기 제2보호막에 형성되는 제1컨택홀; 상기 화소전극 패드의 일부를 노출시키도록 상기 제2보호막에 형성되는 제2컨택홀; 상기 제2보호막 상부 중 상기 화소전극과 대향되며, 화소영역에 형성되는 공통전극; 상기 제2보호막 상부 중 상기 박막트랜지스터 상부에 형성되며, 상기 제1컨택홀을 통해 상기 박막트랜지스터와 전기적으로 접속되고, 상기 제2컨택홀을 통해 상기 화소전극 패드와 전기적으로 접속되도록 형성되는 아일랜드 형태의 연결 패드;를 포함하는 것을 특징으로 한다. 이에 의하여, 박막트랜지스터의 상부에 공통전극과 동시에 아일랜드 형태의 연결 패드를 형성하고, 박막트랜지스터의 상부에 화소전극으로부터 연장된 화소전극 패드를 상기 연결 패드에 전기적으로 접속가능하도록 형성하여 개구율 및 투과율을 향상시킬 수 있고, 화소전극 패드의 하부에 형성되는 보호막의 두께를 1㎛ ~ 4㎛로 형성하여, 화소전극에 의한 박막트랜지스터의 특성 저하를 방지할 수 있는 액정표시장치 및 그 제조방법이 제공된다.
申请公布号 KR101639106(B1) 申请公布日期 2016.07.12
申请号 KR20130056889 申请日期 2013.05.21
申请人 하이디스 테크놀로지 주식회사 发明人 윤정호
分类号 G02F1/1343;G02F1/136 主分类号 G02F1/1343
代理机构 代理人
主权项
地址