发明名称 实施全域抗假信号之超取样的方法和装置
摘要 本发明依据一具体实施例揭示一种电脑系统,该电脑系统包含一图形加速器以及耦合于该图形加速器之图形快取记忆体,该图形快取记忆体储存纹理(texture)资料、颜色资料以及景深(depth)资料。
申请公布号 TW591547 申请公布日期 2004.06.11
申请号 TW090120378 申请日期 2001.08.20
申请人 英特尔公司 发明人 蔡心楚;舒伯兰尼恩 马友朗;王宗祺
分类号 G06T5/00 主分类号 G06T5/00
代理机构 代理人 陈长文 台北市松山区敦化北路二○一号七楼
主权项 1.一种电脑系统,其包含:一图形核心;以及一和该图形核心耦合之统合图形快取记忆体,其中该统合图形快取记忆体储存纹理资料(texture data)、色彩资料以及景深(depth)资料。2.如申请专利范围第1项之电脑系统,其中该图形快取记忆体包含:一纹理快取记忆体,用以储存纹理资料;以及一色彩及景深缓冲区,用以储存色彩资料及景深资料。3.如申请专利范围第1项之电脑系统,进一步包含:一中央处理单元(CPU)核心;以及一耦合于该CPU核心之CPU快取记忆体。4.如申请专利范围第3项之电脑系统,进一步包含一滙流排介面,其和CPU核心及图形快取记忆体耦合。5.如申请专利范围第1项之电脑系统,其中该图形核心依据瓷砖式并列基础构组(tile-based rendering)架构运作。6.如申请专利范围第1项之电脑系统,进一步包含一和该滙流排介面耦合之主记忆体。7.如申请专利范围第2项之电脑系统,其中该图形核心将影像之复数个多边形放大并使该等复数个多边形进入该图形快取记忆体中。8.如申请专利范围第7项之电脑系统,其中该影像多边形之放大处理系藉由视埠(viewport)转换达成。9.如申请专利范围第7项之电脑系统,其中在复数个多边形完成之后,该图形核心对影像多边形进行下取样(downsamples)。10.如申请专利范围第9项之电脑系统,其中该影像多边形之下取样系藉由执行一位元对齐(aligned)区块转换而达成。11.一种对一影像进行超取样之方法,包括:在一图形核心进行接收影像之第一瓷砖式并列复数个多边形;以及使该第一瓷砖式并列之复数个多边形至一统合图形快取记忆体中,其中该统合图形快取记忆体储存影像之纹理资料、色彩资料以及景深资料。12.如申请专利范围第11项之方法,进一步包含在图形核心接收多边形之后对该复数个多边形进行放大。13.如申请专利范围第12项之方法,其中该多边形会放大为该影像原始大小之四倍。14.如申请专利范围第12项之方法,其中放大动作系使用视埠转换而达成。15.如申请专利范围第11项之方法,其中形成多边形之过程包括:设定该影像复数个多边形;以及将位于该影像多边形内之像景点阵化(rasterizing)。16.如申请专利范围第15项之方法,进一步包含将位于该影像多边形中之像素纹理化(texturing)。17.如申请专利范围第11项之方法,进一步包含在该复数个多边形完成构组后进行下取样(downsampling)。18.如申请专利范围第17项之方法,其中该下取样系藉由执行位元对齐(aligned)方块转换而达成。19.如申请专利范围第11项之方法,进一步包含:决定该统合图形快取记忆体是否需包含更多要被形成的瓷砖;以及若是,在图形核心进行该影像之第二瓦状复数个多边形之接收;以及使该第二瓦状之复数个多边形进入统合图形快取记忆体内。20.一种中央处理单元(CPU),包含:一图形加速器;以及一和该图形加速器耦合之统合图形快取记忆体,其中该统合图形快取记忆体储存纹理资料、色彩资料以及景深资料。21.如申请专利范围第20项之CPU,其中该图形快取记忆体包含:一用于储存纹理资料之纹理快取记忆体;以及一色彩及景深缓冲区,用于储存色彩资料及景深资料。22.如申请专利范围第20项之CPU,进一步包含:一CPU核心;以及一耦合至CPU核心之CPU快取记忆体。23.如申请专利范围第22项之CPU,进一步包含一滙流排介面,其和该CPU快取记忆体及图形快取记忆体耦连。24.如申请专利范围第23项之CPU,其中该图形加速器依据以瓷砖式并列为基础之构组架构进行运作。图式简单说明:图1为一电脑系统之具体实施例方块图;图2为一处理器之具体实施例方块图;图3为一图形快取记忆体之具体实施例方块图;及图4为在进行超取样(supersampling)作业时之资料流具体实施例方块图。
地址 美国