摘要 |
O objetivo desta invenção é aprimorar de modo otimizado a segurança de cartões inteligentes para evitar o controle fraudulento de um processador(es) criptográfico(s) através de sinais externos que interferem no desenvolvimento normal das tarefas de um processador(es). O objetivo é alcançado por meio de um componente IC de um módulo de segurança contendo pelo menos dois processadores CPU A, CPU B, cada um dos quais conectado a memórias de programa ROM A, ROM B, a memórias apagáveis, programáveis e não-voláteis (EEPROM) EEPROM A, EEPROM B, contendo os dados, e a memórias de acesso aleatório (RAM) RAM A, RAM B, que servem como armazenamento de dados temporários durante o processamento, o primeiro processador CPU A tendo um barramento de interface com a área externa ao componente IC, caracterizado pelo fato de que o segundo processador CPU B fica conectado ao primeiro processador CPU A através de uma memória de troca DPR, a memória apagável, programável e não-volátil EEPROM A do primeiro processador CPU A tendo acesso somente de leitura R em relação ao mencionado primeiro processador CPU A, o segundo processador CPU tendo acesso de leitura e gravação R/W à referida memória apagável, programável e não-volátil EEPROM A do primeiro processador CPU A.
|