发明名称 带隙基准源电路
摘要 本发明公开了一种带隙基准源电路,包括:镜像电流支路、带隙路径和运算放大器;各镜像电流支路分别包括镜像和辅助PMOS管;各镜像PMOS管的漏极连接对应辅助PMOS管的源极,各辅助PMOS管的漏极连接到对应带隙路径的顶端;各镜像PMOS管的栅极都连接运算放大器的输出端;各辅助PMOS管的栅极连接第一偏置电压;各镜像和辅助PMOS管的衬底电极都连接到电源电压;运算放大器的输出端输出一个小于电源电压的高电平,第一偏置电压小于运算放大器的输出电压信号,电路工作时各辅助和镜像PMOS管的栅漏电压差小于使对应PMOS管的衬底漏电流以纳安/伏的速率大幅增加的值。本发明能降低衬底漏电流,提高基准电压的精度。
申请公布号 CN105867500A 申请公布日期 2016.08.17
申请号 CN201610268920.0 申请日期 2016.04.27
申请人 上海华虹宏力半导体制造有限公司 发明人 唐成伟
分类号 G05F1/56(2006.01)I 主分类号 G05F1/56(2006.01)I
代理机构 上海浦一知识产权代理有限公司 31211 代理人 郭四华
主权项 一种带隙基准源电路,其特征在于,包括:三个镜像电流支路、三个带隙路径和一个运算放大器;三个所述带隙路径利用采用二极管连接方式连接的双极型晶体管的基射电压和基射电压差具有相反的温度系数的叠加形成和温度无关的基准电压;各所述带隙路径的底端接地,各所述带隙路径的顶端和电源电压之间连接有一个所述镜像电流支路,各所述镜像电流支路分别包括一个镜像PMOS管和一个辅助PMOS管;各所述镜像电流支路的镜像PMOS管互为镜像,各所述镜像电流支路的镜像PMOS管的源极都接电源电压;各所述镜像电流支路的镜像PMOS的漏极连接对应的所述辅助PMOS管的源极,各所述镜像电流支路的所述辅助PMOS管的漏极连接到对应的所述带隙路径的顶端;三个所述带隙路径中的第三带隙路径作为输出路径,所述第三带隙路径的顶端输出基准电压;第一带隙路径的顶端和第二带隙路径的顶端连接到所述运算放大器的两个输入端;各所述镜像电流支路的镜像PMOS管的栅极都连接到所述运算放大器的输出端;各所述镜像电流支路的所述辅助PMOS管的栅极连接在一起且连接第一偏置电压;各所述镜像电流支路的镜像PMOS管的衬底电极和辅助PMOS管的衬底电极都连接到电源电压;所述运算放大器的输出端输出一个小于所述电源电压的高电平,所述第一偏置电压小于所述运算放大器的输出电压信号,在带隙基准源电路工作时所述辅助PMOS管的使所述镜像PMOS管的漏极电压提升到使对应的所述镜像PMOS管的栅漏电压差小于使所述镜像PMOS管的衬底漏电流以纳安/伏的速率大幅增加的值,同时对应的所述辅助PMOS管的栅漏电压差也小于使所述辅助PMOS管的衬底漏电流以纳安/伏的速率大幅增加的值。
地址 201203 上海市浦东新区张江高科技园区祖冲之路1399号