发明名称 一种时钟变换电路
摘要 本发明创造了一种把TC变换为BC的电路,该电路主要由一个阈0.5反相器、一个阈1.5反相器、一个NMOS管、第一PMOS管、第二PMOS管和第三PMOS管组成;本发明的价值在于:该时钟变换电路在把TC变换为BC的过程中,有用的信息得以保留,没有丢失应有的信息量;这样,本发明将TC变换为传统的BC后,就可以使用具有低功耗优势的TC来驱动基于BC的电路与系统,从而降低功耗;另一方面,该时钟变换电路把识别难度大的TC变换为易识别的BC,这样就可以降低应用TC电路的复杂度,进而有利于具有低功耗优势的TC的推广应用。
申请公布号 CN104052434B 申请公布日期 2016.09.28
申请号 CN201310284398.1 申请日期 2013.07.03
申请人 浙江工商大学 发明人 柳林
分类号 H03K5/13(2014.01)I 主分类号 H03K5/13(2014.01)I
代理机构 代理人
主权项 一种将三值时钟TC变换为二值时钟BC的时钟变换电路,把三值时钟TC的电平0变换为二值时钟BC的电平2,把三值时钟TC的电平1进行整形输出以作为二值时钟BC的电平1,把三值时钟TC的电平2进行整形输出以作为二值时钟BC的电平2,即把电平切换次序为0→1→2→1→0的三值时钟TC变换为电平切换次序为1→2→1的二值时钟BC;所述时钟变换电路首先利用阈0.5反相器将三值时钟TC取反得到控制信号a和利用阈1.5反相器将三值时钟TC取反得到控制信号b;所述时钟变换电路的特征在于由三值时钟TC、控制信号a和b产生所述二值时钟BC的CMOS电路部分,其为一个单一的整体,其CMOS电路连接为:源极接电平1的阈0.5的NMOS管记为N1,漏极接二值时钟BC而栅极接控制信号a的阈‑0.5的PMOS管记为P1,漏极接二值时钟BC而栅极接控制信号b的阈‑0.5的PMOS管记为P2,漏极接二值时钟BC而栅极接三值时钟TC的阈‑1.5的PMOS管记为P3,所述N1的栅极接控制信号b,所述N1的漏极和所述P1的源极连接在一起,所述P2和P3的源极都接电平2,所述电平0、1和2分别代表地、电压值2.5V和电压值5.0V。
地址 310012 浙江省杭州市西湖区教工路149号