发明名称 PHASE-LOCKED/FREQUENCY-LOCKED LOOP AND PHASE/FREQUENCY COMPARATOR THEREFOR
摘要 <p>Der Phasen-/Frequenzkomparator (8) besteht aus zwei flankengetriggerten Speichergliedern (13, 14), die jeweils mit einer Flanke eines Referenzfrequenz-Signals (3) eines Phasen-/Frequenzregelkreises (1) und einer Flanke eines Ausgangsfrequenz-Signals (6) des Phasen-/Frequenzregel kreises (1) gesetzt werden und jeweils mit einem Ausgangssignal (16) einer Rücksetzlogik-Einheit (15) zurückgesetzt werden. Das Ausgangssignal (16) der Rücksetzlogik-Einheit (15) ist erst dann aktiviert, wenn die beiden Ausgangssignale (9A, 9B) der beiden flankengetriggerten Speicherglieder (13, 14) aktiviert sind, und ist erst dann deaktiviert, wenn die beiden Ausgangssignale (9A, 9B) der beiden flankengetriggerten Speicherglieder (13, 14) deaktiviert sind.</p>
申请公布号 WO2004082144(A1) 申请公布日期 2004.09.23
申请号 WO2004EP01154 申请日期 2004.02.09
申请人 ROHDE & SCHWARZ GMBH & CO. KG;SCHMIDT, JUERGEN 发明人 SCHMIDT, JUERGEN
分类号 H03L7/089;H03D13/00;(IPC1-7):H03L7/085 主分类号 H03L7/089
代理机构 代理人
主权项
地址