发明名称 二进制分频器
摘要 本发明涉及二进制分频器(DIVF2),其包含由输入信号(CK1)调整级数的计数器(CMPT),将计数值(VAL)与第一临界值及与第二临界值(B2/2、B2/4)进行比较、并提供与第一种类型的输入信号(CK1)的变化沿同步的第一控制信号和第二控制信号(DET1、DET2)的装置(CP1、CP2)。根据本发明,分频器包含提供至少一个第三控制信号(SDET1、SDET2)的装置(FFB),其中,第三控制信号相关于第一或第二控制信号(DET1、DET2)中的一个位移输入信号(CK1)的半周期,以及使用根据分频设定值的至少一个最小有效位(b1、b0)的值选出的控制信号产生输出信号(CK2)的控制装置(ALCT)。主要应用于超高频转发器。
申请公布号 CN101331683A 申请公布日期 2008.12.24
申请号 CN200680047608.3 申请日期 2006.11.28
申请人 意法半导体公司 发明人 克里多夫·摩尔鲁克斯;阿曼·卡利;戴维·诺拉;皮尔·瑞索
分类号 H03K23/66(2006.01) 主分类号 H03K23/66(2006.01)
代理机构 北京连和连知识产权代理有限公司 代理人 张春媛
主权项 1.对输入信号(CK1)的频率(F1)进行分频以及提供具有低于输入频率(F1)的频率(F2)的输出信号(CK2)的方法,包含下列步骤:——确定分频设定值(B2),——确定根据分频设定值变化的第一临界值(B2/4)和第二临界值(B2/2),——在输入信号的级数上增加计数值(VAL),——将计数值(VAL)与第一临界值(B2/4)及与第二临界值(B2/2)比较,并与第一种类型的输入信号的变化沿同步产生第一控制信号(DET1)和第二控制信号(DET2),其特征在于进一步包含下列步骤:——产生至少一个第三控制信号(SDET1、SDET2),所述第三控制信号相关于第一或第二控制信号(DET1、DET2)中的一个位移输入信号(CK1)的半周期,以及——使用控制信号(DET1、DET2、SDET1、SDET2)产生输出信号(CK2),所述控制信号根据分频设定值的至少一个最小有效位(b1、b0)的值来选择,从而以至少等于输入信号(CK1)半周期的精确度来调整输出信号的周期或输出信号的占空比。
地址 法国红山区