发明名称 Systeme und Verfahren für ein sicheres Interrupt Handling
摘要 System für ein sicheres Interrupt Handling, wobei das System Folgendes aufweist: eine Vielzahl von Dienstanforderungsknoten (SRNs; Service Request Nodes) und einen Interrupt Controller, wobei der Interrupt Controller so konfiguriert ist, dass er zwischen SRNs arbitriert, die aktive Dienstanforderungen aufweisen, um einen gewinnenden SRN zu ermitteln, der die höchste Priorität aufweist, und dass er die Priorität des gewinnenden SRN nicht codiert speichert; dass er die codierte Priorität des gewinnenden SRN, der in der Arbitrierung ermittelt worden ist, zu den SRNs sendet, die aktive Dienstanforderungen aufweisen, wobei die Codierung eine Fehlererkennung ermöglicht; der gewinnende SRN so konfiguriert ist, dass er seine Priorität codiert, mit der codierten Priorität, die vom Interrupt-Controller zurückgesendet worden ist, vergleicht, sich selbst zurücksetzt, wenn die vom Interrupt-Controller zurückgesendete Priorität zu seiner eigenen identisch ist und seine codierte Priorität zu dem Interrupt Controller sendet; der Interrupt Controller des Weiteren so konfiguriert ist, dass er die codierte Priorität von dem gewinnenden SRN empfängt und diese mittels der gespeicherten Priorität des gewinnenden SRN verifiziert oder die codierte Priorität des gewinnenden SRN und die gespeicherte Priorität des gewinnenden SRN, der in der Arbitrierung ermittelt worden ist, zu einer integrierten Schaltung zur Verifizierung weiterleitet.
申请公布号 DE102011102012(B4) 申请公布日期 2016.11.24
申请号 DE201110102012 申请日期 2011.05.19
申请人 Infineon Technologies AG 发明人 Hellwig, Frank;Vilela, Antonio
分类号 G06F9/48 主分类号 G06F9/48
代理机构 代理人
主权项
地址