发明名称 像素排列结构、像素电路、显示面板及驱动方法
摘要 本公开的实施例提供了一种像素排列结构、像素电路、显示面板及驱动方法。该像素排列结构包括:第一像素单元,包括第一子像素、第二子像素、第三子像素、第四子像素。第一子像素的中心与第一虚拟菱形的第一顶点重合,第二子像素的中心与第一虚拟菱形的第二顶点重合,第三子像素的中心与第一虚拟菱形的第三顶点重合,第四子像素的中心与第一虚拟菱形的第四顶点重合。该像素排列结构、像素电路、显示面板及驱动方法可以减小子像素之间的距离,还可以减小像素电路占用的面积,进而提高显示面板的分辨率,并在被驱动的过程中可以对有机发光二极管进行初始化放电,保证了低灰阶的准确性及全暗态画面下的全黑,有效改善整个显示面板的对比度。
申请公布号 CN105976757A 申请公布日期 2016.09.28
申请号 CN201610596086.8 申请日期 2016.07.26
申请人 京东方科技集团股份有限公司;成都京东方光电科技有限公司 发明人 吴渊;蒋璐霞;代弘伟
分类号 G09G3/3208(2016.01)I 主分类号 G09G3/3208(2016.01)I
代理机构 北京市柳沈律师事务所 11105 代理人 彭久云
主权项 一种像素排列结构,包括:第一像素单元,包括第一子像素、第二子像素、第三子像素、第四子像素,其中,所述第一子像素的中心与第一虚拟菱形的第一顶点重合,所述第二子像素的中心与所述第一虚拟菱形的第二顶点重合,所述第三子像素的中心与所述第一虚拟菱形的第三顶点重合,所述第四子像素的中心与所述第一虚拟菱形的第四顶点重合。
地址 100015 北京市朝阳区酒仙桥路10号