发明名称 具有最少银扩散的多层电子元件及其制造方法
摘要 一种在陶瓷体中有最少银扩散的多层电子元件。该电子元件是由多层的陶瓷坯片组成的陶瓷体烧结而成,陶瓷体由主晶相和晶界相组成,至少一个坯片片上印有含银的内部电极图案,该图案可以被用作指示元件的生产号码、厂商名称及电路种类等,其中在陶瓷体的离开内部电极图案边缘10μm或更远的部分的银的量占在陶瓷体的离开内部电极图案边缘10μm或更远的部分的金属元素的总量的0.5wt%或更少。利用本发明的生产方法可有效地防止内部电极中的银向陶瓷体内的扩散,从而避免了元件的性能恶化;同时也可避免陶瓷体表面的黑化,保证陶瓷体的高光亮度进而提高了直观区分和鉴别标识的可靠性。
申请公布号 CN1168106C 申请公布日期 2004.09.22
申请号 CN98114701.1 申请日期 1998.06.10
申请人 日立金属株式会社 发明人 福岛英子;佐藤直行;伊藤博之;小川共三
分类号 H01G4/30;H01G4/12 主分类号 H01G4/30
代理机构 北京市柳沈律师事务所 代理人 陶凤波
主权项 1.一种多层电子元件,其具有扩散到陶瓷体的最少的银扩散量,并由多层陶瓷坯片的层叠体制成,至少所述陶瓷坯片之一上印有含银的内电极图案,并且所述陶瓷体为由所述多个陶瓷坯片制成的一个整体元件,所述陶瓷体包括主晶相和晶界相,其中,在所述陶瓷体的离开所述内部电极图案边缘10μm或更远的部分的银的量占在所述陶瓷体的离开所述内部电极图案边缘10μm或更远的所述部分的金属元素的总量的0.5wt%或更少。
地址 日本东京