摘要 |
Eine Widerstandsreihe gibt sechzehn Signale mit einer Phasendifferenz von 22,5° durch Aufteilen der Spannung zwischen zwei benachbarten Phasen eines vierphasigen Eingangssignals mit einer Phasendifferenz von 2π/M (wobei M eine ganze Zahl größer oder gleich 2 ist) und durch Erzeugen von vier Signalen mit einer verzögerten Phase für jede Phase des vierphasigen Eingangssignals aus. Ein Schalterteil wählt vier Signale mit einer Phasendifferenz von 90° aus den sechzehn Signalen. Verstärker geben jedes der vier Signale, welche durch das Aufteilen der Spannung mit der Widerstandsreihe abgeschwächt sind, als vierphasiges Ausgangssignal aus, indem sie jedes der vier Signale derart verstärken, dass eine Amplitude der vier Signale der Amplitude des vierphasigen Eingangssignals entspricht. |