发明名称 时钟再生电路
摘要 时钟同步对选择性衰落的抵抗力在不降低时钟相位同步控制的稳定性的情况下得到了提高。形成时钟再生PLL的一部分的时钟相位检测器7被设置在正交分量均衡器6之后,正交分量均衡器用于仅消除不影响时钟再生的正交分量干扰波,从而在不擦除时钟相位信息的情况下保证眼图的开口并且维持时钟相位检测器7的增益。因此,即使在选择性衰落等在接收到的信号中导致了符号间干扰时,部分干扰分量也可以被擦除来保持眼图开口较宽。因此可以在不降低时钟相位同步控制的稳定性的情况下提高时钟同步对选择性衰落的抵抗力。
申请公布号 CN101002449A 申请公布日期 2007.07.18
申请号 CN200580027287.6 申请日期 2005.08.15
申请人 日本电气株式会社 发明人 川合雅浩
分类号 H04L27/38(2006.01) 主分类号 H04L27/38(2006.01)
代理机构 北京东方亿思知识产权代理有限责任公司 代理人 王怡
主权项 1.一种用于在采用正交调制方案的数字无线电通信装置中使用的解调器的时钟再生电路,其特征在于:正交干扰分量减少装置被设置在时钟相位检测器之前,所述正交干扰分量减少装置用于针对施加到其的信号,从由符号间干扰引入的干扰分量中仅减少正交干扰分量,所述时钟相位检测器用于检测在模/数转换器中采样位置的偏移方向。
地址 日本东京都