发明名称 |
存储电路及其生成方法 |
摘要 |
一种存储电路(10),包括:馈通输入端子(13),用于输入与当读取和写入存储单元时要输入的信号不同的信号;中间缓冲电路(14),设置在其中布置存储单元的区域之间,用于转发通过馈通输入端子(13)输入的信号;和馈通输出端子(15),用于输出被中间缓冲电路(14)转发的信号。通过馈通布线(16,17),来分别建立馈通输入端子(13)与中间缓冲电路(14)之间的连接以及中间缓冲电路(14)与馈通输出端子(15)之间的连接。馈通布线(16,17)不连接于在读取和写入存储单元时所使用的布线,也不连接于所述存储单元。 |
申请公布号 |
CN1629974A |
申请公布日期 |
2005.06.22 |
申请号 |
CN200410102196.1 |
申请日期 |
2004.12.15 |
申请人 |
松下电器产业株式会社 |
发明人 |
寺田裕;赤松宽范 |
分类号 |
G11C5/00;G11C7/00;H01L27/04 |
主分类号 |
G11C5/00 |
代理机构 |
永新专利商标代理有限公司 |
代理人 |
王英 |
主权项 |
1、一种存储电路,包括:分离地布置在多个区域中的多个存储单元;外围电路,用于读取和写入所述存储单元;馈通输入端子,用于输入与当读取和写入存储单元时要输入的信号不同的信号;中间缓冲电路,设置在所述多个区域之间,用于转发通过馈通输入端子输入的信号;馈通输出端子,用于输出被中间缓冲电路转发的信号;连接在馈通输入端子与中间缓冲电路之间的第一馈通布线;和连接在中间缓冲电路与馈通输出端子之间的第二馈通布线,其中第一和第二馈通布线不连接于当读取和写入存储单元时所使用的布线,也不连接于所述存储单元。 |
地址 |
日本大阪府 |