发明名称 三限位时基电路
摘要 本发明属于完全利用模拟集成电路运算放大器A(或电压比较器B),加少量分立电子元件,用新原理,以巧妙的连接方式简单构成的三限位时基电路。其上下限主控功能完全兼容经典式555时基电路的所有功能,可作为超上下限位控制电路和无稳态、单稳态、双稳态电路。本发明增加了超越底限保控功能,当输入的传感电路发生故障时,能及时进行故障显示和保护控制,防止主控电路失控。应用在温度、压力、水位等控制电路中,能提高其安全性能。避免严重事故(如火灾)发生。因此,本发明在小家电、简易控制电器等电子应用领域用途更广,且使产品性/价比更高。
申请公布号 CN101656527A 申请公布日期 2010.02.24
申请号 CN200810048942.1 申请日期 2008.08.22
申请人 刘圣平 发明人 刘圣平
分类号 H03K5/24(2006.01)I 主分类号 H03K5/24(2006.01)I
代理机构 代理人
主权项 1、图1电路是第一种由4个模拟集成运算放大器A1~A4和少量分立电子元件构成的三限位时基电路,其特征在于:(1)A1、A2、A3分别作为底限、上限、下限比较器,A4作为施密特触发器,A1、A2、A3的正相(+)输入端并接(集结)在VI端口,作为信号输入端,A1、A2、A3的反相(-)输入端分别作为底限Vd、上限VH、下限VL的设置端,底限基准电位是由Ptc串R1的分压点(Vd)提供;A1的输出端连接二极管D1负极,D1正极与BER端口和A4的反相(-)输入端相连;A2、A3、A4的输出端分别串接电阻R2、R3、R4,R2、R3、R4的另一端和A4的正相(+)输入端并接(集结)于Vf点,电阻R5串接于Vf点和电源正极(V+)之间;(2)电阻R15串接在BER端和VI端之间。
地址 435400湖北省武穴市祥龙路3号1栋1单元152室