发明名称 时钟数据恢复电路、方法及测试装置
摘要 变化点检测电路(16)从作为输入数据的串行数据(S1)中抽取时钟信号(S3)。可变延迟电路(40)向具有规定频率的基准信号(S4)提供与延迟控制信号(S8a)相应的延迟,使基准信号(S4)的相位以初始延迟为基准移相。输入锁存电路(14)将可变延迟电路(40)的输出信号作为选通(Strobe)信号(S5)来锁存内部串行数据(S2)。相位比较器(22)使时钟信号(S3)和选通信号(S5)的频率一致,生成与两个信号相位差相应的相位差数据(S9)。环路滤波器(30)对通过相位比较器22所生成的相位差数据(S9)进行积分,并作为延迟控制信号(S8a)输出。相移量获取部(50)根据延迟控制信号(S8a)来获取以可变延迟电路(40)提供给基准信号的初始延迟为基准的相移量。
申请公布号 CN101657966A 申请公布日期 2010.02.24
申请号 CN200880009100.3 申请日期 2008.03.18
申请人 株式会社爱德万测试 发明人 渡边大辅;冈安俊幸
分类号 H03K5/00(2006.01)I;G01R29/02(2006.01)I;G01R31/28(2006.01)I;H04L7/033(2006.01)I;H04L25/02(2006.01)I 主分类号 H03K5/00(2006.01)I
代理机构 北京同达信恒知识产权代理有限公司 代理人 黄志华
主权项 1、一种时钟数据恢复电路,根据附随输入数据的时钟信号来生成选通信号,并接收所述输入数据,其特征在于,该时钟数据恢复电路包括:可变延迟电路,其向具有规定频率的基准信号提供初始延迟以及与延迟控制信号相应的移相延迟,使所述基准信号的相位以初始延迟为基准移相;锁存电路,其以所述可变延迟电路的输出信号为选通信号,锁存包含在所述输入数据中的各比特数据;相位比较器,其使所述时钟信号和所述可变延迟电路的输出信号的频率一致,生成与频率一致的两个信号的相位差相应的相位差数据;环路滤波器,其对由所述相位比较器所生成的所述相位差数据进行滤波,并作为所述延迟控制信号向所述可变延迟电路输出;以及相移量获取部,其通过累积地监视所述延迟控制信号来获取所述可变延迟电路提供给所述基准信号的所述移相延迟。
地址 日本东京