发明名称 优化的处理器和指令对准
摘要 本发明涉及优化的处理器和指令对准。一种方法和设备被提供用来优化处理器核心。公共的处理器子电路被用来执行对各种不同类型指令的计算,包括转移和非转移指令。即使被支持指令是多字节或字对准的,增加跨越不同指令类型的计算的通用性也允许转移指令跳转到字节对准的存储器地址。
申请公布号 CN101387951A 申请公布日期 2009.03.18
申请号 CN200810173125.9 申请日期 2005.03.30
申请人 阿尔特拉公司 发明人 J·L·巴尔
分类号 G06F9/30(2006.01)I;G06F9/32(2006.01)I 主分类号 G06F9/30(2006.01)I
代理机构 中国专利代理(香港)有限公司 代理人 王洪斌;魏 军
主权项 1. 一种现场可编程门阵列,包括:多个寄存器;被配置成用以处理与包括多个转移指令和非转移指令的指令集相关联的多个指令的电路,所述多个指令均具有多字节的长度,所述多个指令能够被在多字节对准的地址访问;公共子电路,可操作来执行非转移指令中的立即字段的符号扩展以及执行转移指令中的所述立即字段的符号扩展以计算转移指令的目标地址,其中,对所述非转移指令进行操作的所述公共子电路是对所述转移指令进行操作的相同的子电路;其中,所述现场可编程门阵列的主元件或者从元件中的一个直接通过端口来访问所述阵列的存储器而不是通过系统总线来访问。
地址 美国加利福尼亚州