发明名称 在具有多电源域的集成电路内维持输出I/O信号
摘要 本发明涉及在具有多电源域的集成电路内维持输出I/O信号。集成电路配有能选择地被加电或断电的电源域PD0、PD1、PD2及PD3。缓冲由这种电源域内的核心电路10产生的信号12的输出电路8有其自己的输出电源电压IOV<sub>dd</sub>。自适应电压感测电路23感测至核心电路10的核心电源电压何时降至阈值电平以下并产生电压低信号。若已预选的输出信号保持对关心的输出信号有效,输出电路8通过维持输出信号状态(输出信号被驱动为低、输出信号被驱动为高或输出信号处于高阻抗驱动状态)对电压低信号作出响应。通过在射(on-shot)脉冲预选保持模式,脉冲的值被存储在模式闩锁24内指示是否需要保持。当适应的电压感测电路23本身感测核心电路10的电压电平降至阈值以下时,激活保持操作。
申请公布号 CN101458554A 申请公布日期 2009.06.17
申请号 CN200810186309.9 申请日期 2008.12.15
申请人 ARM有限公司 发明人 B·B·王;G·邢;P·索尼
分类号 G06F1/26(2006.01)I;G06F1/32(2006.01)I 主分类号 G06F1/26(2006.01)I
代理机构 中国专利代理(香港)有限公司 代理人 卢 江;王忠忠
主权项 1. 一种集成电路,包含:由核心电源电路以核心电源电压供电的核心电路,所述核心电路具有核心输出;由输出电源电路供电的输出电路,所述输出电源电路与所述核心电源电路分开地被控制,且所述输出电源电路被耦合至所述核心电路用以从所述核心输出接收核心信号,所述输出电路至少部分地根据所述核心信号来产生输出信号,所述输出信号具有多个不同输出状态中的一个;电压感测电路,其耦合至所述核心电源电路,并且响应于对所述核心电源电压降至阈值电平以下的感测而断言电压低信号;模式信号存储器,其响应于保持预选信号而存储指示是否预选信号保持的模式信号;其中,当所述模式信号指示预选保持时,所述输出电路响应于对所述电压低信号的断言而独立于所述核心信号维持所述输出信号的当前输出状态。
地址 英国剑桥郡