发明名称 | 连续写入的目的端就绪协定 | ||
摘要 | 根据本发明的一实施例所提供的在处理器总线上执行连续写入操作的一种方法包含:通过一总线代理:检测一写入周期请求;在一先前写入周期的数据转换阶段的第一时钟周期或是一先前读取周期的数据转换阶段的第二时钟周期期间标示一时钟周期的目的端就绪信号以响应所述的写入周期;在所述的目的端就绪信号被标示的该时钟信号周期后续之后续时钟信号周期中标示响应信号;通过一处理器:在响应信号被标示的该时钟周期之后续时钟周期中针对写入周期标示一数据忙碌信号;以及在所述的数据忙碌信号被标示时标示欲于所述的写入周期中被写入的数据。 | ||
申请公布号 | CN1881193A | 申请公布日期 | 2006.12.20 |
申请号 | CN200610101353.6 | 申请日期 | 2006.07.05 |
申请人 | 威盛电子股份有限公司 | 发明人 | 达赖厄斯·D·加斯金斯 |
分类号 | G06F13/36(2006.01) | 主分类号 | G06F13/36(2006.01) |
代理机构 | 北京市柳沈律师事务所 | 代理人 | 王志森;黄小临 |
主权项 | 1.一种在处理器与处理器总线代理之间执行连续写入操作的方法,该方法包含:通过该总线代理检测一写入周期请求;在一先前写入周期的一数据转换阶段的一第一时钟周期或是一先前读取周期的一数据转换阶段的一第二时钟周期期间,通过该总线代理标示一时钟周期的一目的端就绪信号以响应该写入周期;在该目的端就绪信号被标示的该时钟周期的一个后续时钟周期中,通过该总线代理标示多个响应信号;在该响应信号被标示的该时钟周期之后续时钟周期中,通过该处理器针对该写入周期标示一数据忙碌信号;以及当该数据忙碌信号被标示时,通过该处理器标示欲予该写入周期的数据。 | ||
地址 | 中国台湾台北县 |