发明名称 |
一种用于载波泄漏消除系统的多路选择器 |
摘要 |
本发明涉及一种用于载波泄漏消除系统的多路选择器,属于多路选择器技术领域。包括控制信号PHT和PHTN、管子M1~M10、直流偏置电压VBIAS0和VBIAS1、相位信号PHASE0和PHASE180、信号DIVP和DIVN,本发明根据控制信号PHT和PHTN电平的高低不同,选择不同电路信号输出。本发明可以将选择输出的信号用于读写器系统中下混频器的本振信号,实现载波泄漏消除系统读写器接收机PM噪声性能的改善。 |
申请公布号 |
CN106160782A |
申请公布日期 |
2016.11.23 |
申请号 |
CN201610708988.6 |
申请日期 |
2016.08.23 |
申请人 |
池州睿成微电子有限公司 |
发明人 |
陈磊 |
分类号 |
H04B1/525(2015.01)I |
主分类号 |
H04B1/525(2015.01)I |
代理机构 |
上海市华诚律师事务所 31210 |
代理人 |
章登亚 |
主权项 |
一种用于载波泄漏消除系统的多路选择器,其特征在于:包括控制信号PHT和PHTN、管子M1~M10、直流偏置电压VBIAS0和VBIAS1、相位信号PHASE0和PHASE180、信号DIVP和DIVN,一路PHT与M5、M6相连,M6的漏端与M1、M2相连,PHTN与M7相连,M7与M6相连,VBIAS0加到M6栅极,PHASE0、PHASE180分别经电容C1、C2耦合到M1、M2的栅极,VBIAS1经电阻R1、R2分别加到M1、M2的栅极,M1、M2的漏端分别与输出端OUTP、OUTN相连;另一路 PHTN与M8、M9相连,M9的漏端与M3、M4相连,PHT与M10相连,M10与M9相连,VBIAS0加到M9栅极,DIVP、DIVN分别经电容C3、C4耦合到M3、M4的栅极,VBIAS1经电阻R3、R4分别加到M3、M4的栅极,M3、M4的漏端分别与输出端OUTP、OUTN相连;M6、M7、M9、M10的栅极分别接地。 |
地址 |
247000 安徽省池州市高新技术产业开发区电子信息产业园区5号房 |