发明名称 |
电子设备 |
摘要 |
本公开的实施例涉及一种电子设备,包括:参考电流生成器,用于接收时钟信号并且包括具有控制端子的晶体管;第一电路,包括:反相器,被耦合至时钟信号;第一PMOS晶体管,具有被耦合至电源电压的源极、漏极以及被耦合至变换晶体管的控制端子的栅极;第二PMOS晶体管,具有被耦合至第一PMOS晶体管的漏极的源极、被耦合至第一节点的漏极、以及被耦合至反相器的栅极,第一电容器,被耦合在第一节点和接地之间,第一比较器,具有被耦合至第一节点的非反相端子、被耦合至参考电压的反相端子、以及输出;触发器,具有被耦合至逻辑高电压的输入、输出、被耦合至第一比较器的输出的时钟输入、以及复位输入。 |
申请公布号 |
CN205566250U |
申请公布日期 |
2016.09.07 |
申请号 |
CN201520877240.X |
申请日期 |
2015.06.17 |
申请人 |
意法半导体研发(深圳)有限公司 |
发明人 |
刘永锋 |
分类号 |
H03K5/135(2006.01)I |
主分类号 |
H03K5/135(2006.01)I |
代理机构 |
北京市金杜律师事务所 11256 |
代理人 |
王茂华;吕世磊 |
主权项 |
一种电子设备,其特征在于,包括:参考电流生成器,用于接收时钟信号并且包括具有控制端子的晶体管;第一电路,包括:反相器,被耦合至所述时钟信号;第一PMOS晶体管,具有被耦合至电源电压的源极、漏极以及被耦合至所述晶体管的所述控制端子的栅极;第二PMOS晶体管,具有被耦合至所述第一PMOS晶体管的漏极的源极、被耦合至第一节点的漏极、以及被耦合至所述反相器的栅极,第一电容器,被耦合在所述第一节点和接地之间,第一比较器,具有被耦合至所述第一节点的非反相端子、被耦合至参考电压的反相端子、以及输出;触发器,具有被耦合至逻辑高电压的输入、输出、被耦合至所述第一比较器的输出的时钟输入、以及复位输入。 |
地址 |
518057 广东省深圳市南山区科技园高新区南区南一道创维大厦B座4/5层 |