发明名称 |
一种用于大规模数字集成电路中的自适应电压定标时钟发生器及其工作方法 |
摘要 |
本发明公开了用于给一个数字处理部件(100)有选择性地施加一个时钟信号的时钟控制电路(705,710,715),其中的时钟信号能够变换成多个工作频率,此时钟控制电路(705,710,715)是能起作用去(i)接受一个指令将第一个工作频率改变为第二的工作频率;(ii)作为对指令的响应,使所加的时钟信号失去作用;(iii)产生一个具有第二工作频率的试验时钟信号;(iv)将试验时钟信号加到一个电源调节电路(125)上,和(v)感受从电源调节电路(125)来的一个状态信号。此状态信号指示数字处理部件(100)的一个电源电平已被调节到适合于第二工作频率的最佳值。 |
申请公布号 |
CN1643480A |
申请公布日期 |
2005.07.20 |
申请号 |
CN03806204.6 |
申请日期 |
2003.01.17 |
申请人 |
国家半导体公司 |
发明人 |
布鲁诺·克兰兹恩;德雷根·麦克斯莫维克 |
分类号 |
G06F1/32 |
主分类号 |
G06F1/32 |
代理机构 |
上海开祺专利代理有限公司 |
代理人 |
李兰英 |
主权项 |
1、一个用来有选择性地对一个数字处理部件施加一个时钟信号的时钟控制线路,其特征在于所说的时钟信号能够改变成多个工作频率,所述的时钟控制电路能够(i)接受一个指令将第一工作频率改变到第二工作频率;(ii)响应所述的指令使所述的施加的时钟信号失去作用;(iii)产生一个具有所述的第二工作频率的试验时钟信号;(iv)将所述的试验时钟信号加到电源调节电路;以及(v)感受来自所述的电源调节电路的一个状态信号以指示所述的数字处理部件的电源电平已经被调节到适合所述的第二的工作频率的最佳值。 |
地址 |
美国加利福尼亚州 |