发明名称 两阶可编程电信级时钟树电路
摘要 本发明提供了一种两阶可编程电信级时钟树电路,本地启动时钟源经过所述时钟选择逻辑选择后输出到所述保持平滑锁相环中,经过所述保持平滑锁相环平滑输出给所述高速收发器组用做第一参考时钟,所述高速收发器组使用该第一参考时钟恢复提取出一阶线路时钟;所述时钟选择逻辑对所述高速收发器组输出的多组线路恢复时钟,根据时钟质量和预设规则选出一组时钟,提取恢复出二阶线路时钟;时钟选择逻辑和保持平滑锁相环具有可编程特性,时钟选择方案灵活;保持平滑锁相环的保持和平滑能力,高速收发器组用的参考时钟上不会出现时钟阶跃,时钟频率精度高,信号稳定。保证了整个系统从处理到发送的全同步电信级设备的高密度和小型化。
申请公布号 CN106160908A 申请公布日期 2016.11.23
申请号 CN201510197906.1 申请日期 2015.04.23
申请人 深圳市恒扬数据股份有限公司 发明人 魏星平
分类号 H04J3/06(2006.01)I;H03L7/08(2006.01)I 主分类号 H04J3/06(2006.01)I
代理机构 深圳中一专利商标事务所 44237 代理人 张全文
主权项 一种两阶可编程电信级时钟树电路,其特征在于,包括本地启动时钟源、时钟选择逻辑、保持平滑锁相环、高速收发器组和时钟分配缓冲器,其中,所述时钟选择逻辑和保持平滑锁相环可编程;所述本地启动时钟源经过所述时钟选择逻辑选择后输出到所述保持平滑锁相环中,经过所述保持平滑锁相环平滑输出给所述高速收发器组用做第一参考时钟,所述高速收发器组使用该第一参考时钟恢复提取出一阶线路时钟;所述时钟选择逻辑对所述高速收发器组输出的多组线路恢复时钟,根据时钟质量和预设规则选出一组时钟,将该组时钟输出给所述保持平滑锁相环中,经过所述保持平滑锁相环平滑输出给所述高速收发器组用做第二参考时钟,所述高速收发器组使用该第二参考时钟提取恢复出二阶线路时钟;该时钟分配缓冲器将时钟零延迟地分配到各个同步节点使整个系统构成全同步的时钟树。
地址 518000 广东省深圳市南山区粤海街道海天二路14号软件产业基地5D座8层