发明名称 基于SOPC技术的污水处理电控系统
摘要 一种基于SOPC技术的污水处理电控系统由CPU主板模块、若干个子板IO扩展中继、若干个子板IO扩展模块和两极专用总线组成;CPU主板模块与若干个子板IO扩展中继通过专用总线实行双向连接,每一个子板IO扩展中继通过专用总线与若干个子板IO扩展模块实行双向连接。本发明的优点是:1)可靠性强。2)由于采用了硬件描述的FPGA结构,因此功能扩展性和可升级性强。3)控制器可控数字量I/O口,模拟量I/O口,可达几十万个,可使用户无忧扩点。克服通用可编程序控制器I/O性价比低的缺点。
申请公布号 CN101587342A 申请公布日期 2009.11.25
申请号 CN200810053176.8 申请日期 2008.05.21
申请人 天津工程师范学院 发明人 宋延民;宋乐;刘坤;周昆;苗红宇
分类号 G05B19/042(2006.01)I;C02F1/00(2006.01)I 主分类号 G05B19/042(2006.01)I
代理机构 天津盛理知识产权代理有限公司 代理人 董一宁
主权项 1、一种基于SOPC技术的污水处理电控系统,其特征在于:由CPU主板模块、若干个子板IO扩展中继、若干个子板IO扩展模块和两极专用总线组成;CPU主板模块与若干个子板IO扩展中继通过专用总线实行双向连接,每一个子板IO扩展中继通过专用总线与若干个子板IO扩展模块实行双向连接;上述CPU主板模块由若干个IP核集成于FPGA中;IP核主体模块由双CPU主备系统结构、Profibus控制器、TCP/IP控制器、RS232串行通信控制器和专用总线接口控制器组成;双CPU主备系统结构分别与Profibus控制器、TCP/IP控制器、RS232串行通信控制器和专用总线接口控制器双向连接;其中,双CPU主备系统结构由CPU1、CPU2、令牌仲裁器arbitrator、内部总线缓冲切换器mul、存储单元SRAM、FLASH及IO接口组成;CPU1的活跃输出信号与令牌仲裁器arbitrator的输入端口连接,令牌仲裁器arbitrator的令牌输出端口与CPU1的输入端口连接,CPU2的活跃输出信号与令牌仲裁器arbitrator的输入端口连接,令牌仲裁器arbitrator的令牌输出端口与CPU2的输入端口连接;CPU1和CPU2分别通过内部总线缓冲切换器mul与存储单元SRAM、FLASH及IO接口实行双向连接。
地址 300222天津市河西区柳林东