发明名称 使用串行器/解串器通道的50Gb/s以太网
摘要 本发明涉及使用串行器/解串器通道的50Gb/s以太网,具体公开了利用串行器/解串器通道来实现50Gb/s以太网的系统、装置和方法。一种该装置包括可操作用于提供介质访问控制(MAC)接口的电路。该MAC接口与具有50Gb/s链路速率的端口相关联。该装置还包括可操作用于从在MAC接口处接收的数据生成以太网帧的电路和可操作用于在与该端口相关联的串行器/解串器(SERDES)通道的组之间分配以太网帧的电路,该组具有大小N。该装置还包括可操作用于以50/N Gb/s速率在每条SERDES通道上发送所分配的以太网帧的电路。
申请公布号 CN103546299B 申请公布日期 2016.12.28
申请号 CN201310269218.2 申请日期 2013.06.28
申请人 美国博通公司 发明人 布尔汉·马苏德;霍华德·弗雷泽
分类号 H04L12/02(2006.01)I;H04L12/28(2006.01)I;H04L12/70(2013.01)I;H04L12/801(2013.01)I 主分类号 H04L12/02(2006.01)I
代理机构 北京康信知识产权代理有限责任公司 11240 代理人 田喜庆
主权项 一种通信装置,包括:可操作用于提供与具有50Gb/s的链路速率的端口相关联的介质访问控制(MAC)接口的电路;可操作用于从在所述介质访问控制接口处接收到的数据生成以太网帧的电路;可操作用于在与所述端口相关联的一条或多条串行器/解串器(SERDES)通道的组之间分配所述以太网帧的电路,所述组具有大小N;以及可操作用于以50/N Gb/s的速率在每条所述串行器/解串器通道上发送所分配的以太网帧的电路;其中,可操作用于分配的所述电路还可操作用于:基于一个4:1比特级多路复用器或两个2:1比特级多路复用器,利用M个物理编码子层PCS通道之间的多通道分配在N个串行器/解串器通道之间分配所述以太网帧,其中所述M为4,所述N为1或2。
地址 美国加利福尼亚州