发明名称 阵列基板及其制备方法、显示装置
摘要 本发明属于显示技术领域,具体涉及一种阵列基板及其制备方法、显示装置。该阵列基板划分为多个像素区,每一像素区内包括薄膜晶体管和像素电极,源极和与其对应的栅极或栅线在正投影方向上至少部分重叠,与任一源极对应的栅极和栅线包括该源极所在薄膜晶体管的栅极,以及与该源极所在薄膜晶体管的栅极电连接的栅极和栅线;像素电极和与其对应的栅极或栅线在正投影方向上至少部分重叠,与任一像素电极对应的栅极和栅线包括该像素电极所在像素区内的薄膜晶体管的栅极,以及与该像素电极所在像素区内的薄膜晶体管的栅极电连接的栅极和栅线。该阵列基板具有补偿寄生电容,能保证不同显示屏的跳变电压保持一致。
申请公布号 CN106169483A 申请公布日期 2016.11.30
申请号 CN201610657822.6 申请日期 2016.08.11
申请人 京东方科技集团股份有限公司;北京京东方显示技术有限公司 发明人 王骁
分类号 H01L27/12(2006.01)I;H01L29/423(2006.01)I;H01L21/77(2006.01)I;G02F1/1368(2006.01)I 主分类号 H01L27/12(2006.01)I
代理机构 北京天昊联合知识产权代理有限公司 11112 代理人 柴亮;张天舒
主权项 一种阵列基板,划分为多个像素区,每一所述像素区内均包括薄膜晶体管和像素电极,所述薄膜晶体管包括栅极、栅绝缘层、有源层、源极和漏极,其特征在于,所述源极和与其对应的栅极或栅线在正投影方向上至少部分重叠,与任一源极对应的栅极和栅线包括该源极所在薄膜晶体管的栅极,以及与该源极所在薄膜晶体管的栅极电连接的栅极和栅线;所述像素电极和与其对应的栅极或栅线在正投影方向上至少部分重叠,与任一像素电极对应的栅极和栅线包括该像素电极所在像素区内的薄膜晶体管的栅极,以及与该像素电极所在像素区内的薄膜晶体管的栅极电连接的栅极和栅线。
地址 100015 北京市朝阳区酒仙桥路10号