发明名称 节能非易失性微处理器
摘要 本发明提供了一种节能非易失性微处理器,其具有一处理核心、一非易失性正反器阵列、一组非易失性互连结、及一存储使能缓存器,当一电源回复正常时,处理核心会先判断通信接口的非易失性缓存器内是否有断电前未传输完成的数据,若是则由一系统状态复原入口处开始执行,以克服在不同应用状况下的不同系统状态复原例外状况。处理核心具有多个编程人员可视状态与编程人员不可视状态。当电源异常时,处理核心仅将该编程人员可视状态经由该非易失性互连结存储至该非易失性正反器阵列中,同时该处理核心仅将与该存储使能缓存器中使能信号为“真”的位对应的周边模块的系统状态存储至该非易失性正反器阵列。
申请公布号 CN106249840A 申请公布日期 2016.12.21
申请号 CN201610186154.3 申请日期 2016.03.29
申请人 邱沥毅 发明人 邱沥毅;简才淦;李章嘉
分类号 G06F1/32(2006.01)I 主分类号 G06F1/32(2006.01)I
代理机构 中科专利商标代理有限责任公司 11021 代理人 宋焰琴
主权项 一种节能非易失性微处理器,其特征在于,包括:一处理核心,具有多个系统状态,其分类为编程人员可视状态与编程人员不可视状态;一非易失性正反器阵列,用以存储数据,且所存储的数据在一电源关闭时不会消失;以及一组非易失性互连结,桥接该处理核心与该非易失性正反器阵列,其中,当该电源异常时,该处理核心仅将该编程人员可视状态经由该非易失性互连结存储至该非易失性正反器阵列中。
地址 中国台湾台南市东区大学路一号