发明名称 地址复用逻辑兼容多种SDRAM的方法
摘要 本发明涉及一种地址复用逻辑兼容多种SDRAM的方法,处理器CPU向作为其外设的地址复用逻辑单元写不同的配置字,实现对不同容量SDRAM地址线的驱动,进而兼容SDRAM。包括:处理器根据SDRAM的驱动方式选取配置字,选取的配置字与当前SDRAM的驱动方式相对应;处理器对通过CPU接口挂接在CPU总线上的地址复用逻辑单元内的第一寄存器进行写配置字操作;地址复用逻辑单元根据第一寄存器的值,选取与该值对应的驱动方式,并按该驱动方式对处理器输出的线性地址进行行、列地址复用处理。实施时,处理器还可向地址复用逻辑单元中的第二寄存器写入一个特定值,再由该第二寄存器打开第一寄存器的开关,使后续的处理器对第一寄存器的写配置字操作有效,以确保地址复用正确。
申请公布号 CN100343823C 申请公布日期 2007.10.17
申请号 CN200310102355.3 申请日期 2003.10.27
申请人 华为技术有限公司 发明人 牛从亮;李友谊;方卫峰;蒋麟军;林立强
分类号 G06F12/00(2006.01);G06F12/02(2006.01) 主分类号 G06F12/00(2006.01)
代理机构 北京德琦知识产权代理有限公司 代理人 王丽琴
主权项 1.一种地址复用逻辑兼容多种SDRAM的方法,由地址复用逻辑单元对处理器输出的线性地址进行地址信号分割,将分出的行、列复用地址送SDRAM,其特征在于在进行地址信号分割前还执行以下处理步骤:A.处理器根据SDRAM的驱动方式选取配置字,选取的配置字与当前SDRAM的驱动方式相对应;B.处理器对通过CPU接口挂接在CPU总线上的地址复用逻辑单元内的第一寄存器进行写配置字操作;C.地址复用逻辑单元根据第一寄存器的值,选取与该值对应的驱动方式,并按该驱动方式对处理器输出的线性地址进行行、列地址复用处理。
地址 518129广东省深圳市龙岗区坂田华为总部办公楼