发明名称 基于FPGA的固态功率控制器反时限过电流保护装置
摘要 本发明公开了一种基于FPGA的固态功率控制器反时限过电流保护装置,主要解决现有反时限过电流保护装置可靠性差、功耗大、精度低和抗强电磁干扰性能差的问题。本发明是在FPGA内部设置时钟管理模块、多路数据寄存器组模块、FSM控制模块、反时限过电流保护模块和输出控制模块,多路数据寄存器组模块接收FSM控制模块地址信号,并输出数据到FSM控制模块,FSM控制模块对数据判决,判决后的数据进入反时限过电流保护模块,反时限过电流保护模块计算的结果返回FSM控制模块,FSM控制模块对返回数据进行比较,比较结果送给输出控制模块,该模块输出控制信号到外界电路,时钟管理模块为各模块提供工作时钟。本发明具有精度高、可靠性强、抗强电磁干扰和功耗低等优点。
申请公布号 CN101599628A 申请公布日期 2009.12.09
申请号 CN200910023266.7 申请日期 2009.07.10
申请人 西安电子科技大学 发明人 相征;刘校伟;冀晗;任鹏;徐连军
分类号 H02H3/08(2006.01)I 主分类号 H02H3/08(2006.01)I
代理机构 陕西电子工业专利中心 代理人 王品华;朱红星
主权项 1.一种基于FPGA的固态功率控制器反时限过电流保护装置,包括:多路数据寄存器组模块:用于对外界多路数据进行分组,以区分不同路数的数据,接收FSM控制模块输入的地址信号,同时向FSM控制模块输出数据;FSM控制模块:用于接收多路数据寄存器组输出的数据,送给反时限过电流保护模块,并接收反时限过电流模块计算得到的数据,与基准值进行比较,判决是否执行关断命令,输出控制信号;反时限过电流保护模块:利用FSM输入的数据和系数信号完成相应的乘法,加法和锁存计算,并向FSM控制模块反馈回计算结果;输出控制模块:接收FSM控制模块发出的控制信号,输出给FPGA外界电路;时钟管理模块:为整个FPGA工作模块提供工作时钟;所述的FSM控制模块分别与多路数据寄存器组、反时限过电流保护模块双向连接,并与输出控制模块单向连接。
地址 710071陕西省西安市太白路2号