发明名称 | 基于校准的多通道逻辑分析仪同步触发电路 | ||
摘要 | 本发明公开了一种基于校准的多通道逻辑分析仪触发同步电路,由若干个N通道1位多级序列触发电路构建,N表示逻辑分析仪通道数,每个N通道1位多级序列触发电路配置一个触发字转换模块,触发字转换模块获取N位触发字和N通道同步偏差序列,生成各个N通道1位多级序列触发电路的序列触发字,以控制N通道1位多级序列触发电路的触发。本发明根据同步偏差得到各个通道的序列触发字,按照顺序进行触发,可以修正通道同步偏差的影响,提高触发电路的识别效率,进而提高数据触发采集的准确性。 | ||
申请公布号 | CN106059568A | 申请公布日期 | 2016.10.26 |
申请号 | CN201610451803.8 | 申请日期 | 2016.06.21 |
申请人 | 电子科技大学 | 发明人 | 戴志坚;杨万渝;严浩;褚力 |
分类号 | H03K19/20(2006.01)I | 主分类号 | H03K19/20(2006.01)I |
代理机构 | 成都行之专利代理事务所(普通合伙) 51220 | 代理人 | 温利平;陈靓靓 |
主权项 | 一种基于校准的多通道逻辑分析仪同步触发电路,由若干个N通道单元触发电路构建,N表示逻辑分析仪通道数,其特征在于,所述N通道单元触发电路为配置一个触发字转换模块的N通道1位多级序列触发电路;触发字转换模块获取多通道逻辑分析仪的触发字设置模块发送的N位触发字(W<sub>0</sub>,W<sub>1</sub>,…,W<sub>N</sub>)和多通道逻辑分析仪校准电路发送的N通道同步偏差序列(Δ<sub>0</sub>,Δ<sub>1</sub>,…,Δ<sub>N</sub>),其中W<sub>n</sub>表示N通道单元触发电路中第n个通道的触发字,Δ<sub>n</sub>表示第n个通道与参考通道的同步偏差值,n=0,2,…,N‑1;触发字转换模块根据同步偏差序列(Δ<sub>0</sub>,Δ<sub>1</sub>,…,Δ<sub>N</sub>)将N位触发字(W<sub>0</sub>,W<sub>1</sub>,…,W<sub>N</sub>)转换成序列触发字,发送给对应的N通道1位多级序列多级触发电路。 | ||
地址 | 611731 四川省成都市高新区(西区)西源大道2006号 |