发明名称 |
用于数据串行传输的并串、串并转换装置 |
摘要 |
本实用新型公开了一种用于数据串行传输的并串、串并转换装置,包括:接收并行数据并将并行数据转换为串行数据输出的并串转换单元,和接收串行数据并将串行数据转化为并行数据输出的串并转换单元。本实用新型通过第一保持寄存器、第一移位寄存器、第一先进先出存储器构成并串转换单元,以实现并行数据转化为串行数据;通过第二先进先出存储器、第二移位寄存器、第二保持寄存器构成串并转换单元,以实现串行数据转化为并行数据。该装置设置有数据缓存区,能有效简化数据转化控制信号,并且该装置的输入时钟和输出时钟可以处于不同时钟域,进而可以克服由于输入时钟和输出时钟中存在时钟偏移时都会导致的数据转换错误。 |
申请公布号 |
CN205490494U |
申请公布日期 |
2016.08.17 |
申请号 |
CN201620281814.1 |
申请日期 |
2016.04.07 |
申请人 |
武汉芯泰科技有限公司 |
发明人 |
张科峰;彭武 |
分类号 |
H03M9/00(2006.01)I |
主分类号 |
H03M9/00(2006.01)I |
代理机构 |
|
代理人 |
|
主权项 |
一种用于数据串行传输的并串、串并转换装置,其特征在于,包括:接收并行数据并将并行数据转换为串行数据输出的并串转换单元(1),和接收串行数据并将串行数据转化为并行数据输出的串并转换单元(2),所述并串转换单元(1)包括:第一保持寄存器(11),用于缓存外部电路传输的并行数据;第一移位寄存器(12),用于将所述第一保持寄存器(11)中缓存的并行数据转换成串行数据;第一先进先出存储器(13),用于缓存所述第一移位寄存器(12)生成的串行数据,并采用与写时钟不同的读时钟来控制缓存数据的输出;所述串并转换单元(2)包括:第二先进先出存储器(21),用于缓存外部电路传输的串行数据,并采用与写时钟不同的读时钟来控制缓存数据的输出;第二移位寄存器(22),用于将所述第二先进先出存储器(21)中缓存的串行数据转换成并行数据;第二保持寄存器(23),用于缓存所述第二移位寄存器(22)中生成的并行数据。 |
地址 |
430074 湖北省武汉市东湖开发区关东工业园东信路11号C、D栋1-4层(C栋二楼)C2116、2276室 |