主权项 |
1.一种主动补正隐含乘号之计算装置,用于一电脑内,能接收由输入单元传输来之隐含乘号模式计算式,并主动补正其隐含乘号使其成为修正后计算式并加以计算而由输出单元输出计算结果;该计算装置主要包括:一代数逻辑计算单元,用以检测该计算式是否符合代数逻辑规则,并能执行代数逻辑计算;一乘法算式补正器,连接至该代数逻辑计算单元,能于计算式之隐含乘号位置插入一乘号*位元;以及一隐含乘号检测器,分别连接至该代数逻辑计算单元、及乘法算式补正器,用以接收并检测该计算式,当检测出该计算式不是隐含乘号模式时,则由该隐含乘号检测器输出该计算式至该代数逻辑计算单元加以计算其结果,当检测出该计算式是隐含乘号模式时,则由该隐含乘号检测器输出该计算式至该乘法算式补正器,该乘法算式补正器便能于计算式之隐含乘号位置插入一乘号*位元使其成为修正后计算式,并输出该修正后计算式至该代数逻辑计算单元再加以检测或计算其结果。2.如申请专利范围第1项所述主动补正隐含乘号之计算装置,其尚包括有一输入/输出缓冲器,用以暂存由该输入单元传输来之计算式,或暂存由该代数逻辑计算单元传输来之计算结果。3.如申请专利范围第1项所述主动补正隐含乘号之计算装置,其中该计算式之隐含乘号模式为右括号后隐含乘号模式。4.如申请专利范围第1项所述主动补正隐含乘号之计算装置,其中该计算式之隐含乘号模式为A型函数后隐含乘号模式。5.如申请专利范围第1项所述主动补正隐含乘号之计算装置,其中该计算式之隐含乘号模式为变数后隐含乘号模式。6.如申请专利范围第1项所述主动补正隐含乘号之计算装置,其中该计算式之隐含乘号模式为B型函数搭配( )后隐含乘号模式。7一种主动补正隐含乘之计算方法,用以于电脑内将输入单元输来之隐含乘号模式计算式主动补正其隐含乘号,使其成为修正后计算式并加以计算而由输出单元输出计算结果;该方法主要包括以下步骤:(1).输入或接收计算式;(2).检测出不符合代数逻辑计算规则之计算式;(3).检测出有隐含乘号模式之计算式;(4).于计算式之隐含乘号位置插入一乘号*位元,使其成为修正后计算式;(5).将该修正后计算式进行代数逻辑计算;以及(6).输出其计算结果。8.如申请专利范围第7项所述主动补正隐含乘号之计算方法,其中该计算式之隐含乘号模式为右括号后隐含乘号模式。9.如申请专利范围第7项所述主动补正隐含乘号之计算方法,其中该计算式之隐含乘号模式为A型函数后隐含乘号模式。10.如申请专利范围第7项所述主动补正隐含乘号之计算方法,其中该计算式之隐含乘号模式为变数后隐含乘号模式。11.如申请专利范围第7项所述主动补正隐含乘号之计算方法,其中该计算式之隐含乘号模式为B型函数搭配( )后隐含乘号模式。12.一种载有主动补正隐含乘号软体程式之记录媒体,用以由电脑读取及执行后,能接收由输入单元传输来之隐含乘号模式计算式,并主动补正其隐含乘号使其成为修正后计算式并加以计算而由输出单元输出计算结果;该软体程式主要包括:第一程式码,能接收由输入单元传输来之计算式;第二程式码,能检测该计算式是否符合代数逻辑规则,并能执行代数逻辑计算;第三程式码,能于计算式之隐含乘号位置插入一乘号*位元;以及第四程式码,能接收并检测该计算式,当检测出该计算式不是隐含乘号模式时,则由该第四程式码输出该计算式至该第二程式码加以计算其结果,当检测出该计算式是隐含乘号模式时,则由该第四程式码输出该计算式至该第三程式码,该第三程式码便能于计算式之隐含乘号位置插入一乘号*位元使其成为修正后计算式,并输出该修正后计算式至该第二程式码再加以检测或计算其结果。13.如申请专利范围第12项所述载有主动补正隐含乘号软体程式之记录媒体,其中该计算式之隐含乘号模式为右括号后隐含乘号模式。14.如申请专利范围第12项所述载有主动补正隐含乘号软程式之记录媒体,其中该计算式之隐含乘号模式为A型函数后隐含乘号模式。15.如申请专利范围第12项所述载有主动补正隐含乘号软体程式之记录媒体,其中该计算式之隐含乘号模式为变数后隐含乘号模式。16.如申请专利范围第12项所述载有主动补正隐含乘号软体程式之记录媒体,其中该计算式之隐含乘号模式为B型函数搭配( )后隐含乘号模式。图式简单说明:第一图系本发明实施例之系统方块图。第二图系本发明实施例流程图。 |