发明名称 输出对于输入时脉具有一定相位差之时脉之PLL电路
摘要 〔课题〕在以往之PLL电路,有难输出具有90度之相位差之时脉之课题。〔解决手段〕将输入输入时脉CLK和回授时脉FBCLK之PFD电路1之正输出作为CP电路3之正输入,将输入输入时脉 CLK之反相时脉和回授时脉FBCLK之PFD电路2之负输出作为 CP电路3之负输入。
申请公布号 TW525346 申请公布日期 2003.03.21
申请号 TW090110913 申请日期 2001.05.08
申请人 三菱电机股份有限公司 发明人 伊藤良明
分类号 H03K5/00 主分类号 H03K5/00
代理机构 代理人 洪澄文 台北市大安区信义路四段二七九号三楼
主权项 1.一种PLL电路,其特征在于包括:第一相位比较器,检测输入时脉和回授时脉之相位差;第二相位比较器,检测该输入时脉之反相时脉和该回授时脉之相位差;充电泵,将该第一相位比较器之正输出输入正输入端子,将该第二相位比较器之负输出输入负输入端子;以及电压控制振荡器,在该充电泵之输出之控制下输出振荡时脉。2.一种PLL电路,其特征在于包括:第一相位比较器,检测输入时脉和回校时脉之反相时脉之相位差;第二相位比较器,检测该输入时脉和该回校时脉之相位差;充电泵,将该第一相位比较器之正输出输入正输入端子,将该第二相位比较器之负输出输入负输入端子;以及电压控制振荡器,在该充电泵之输出之控制下输出振荡时脉。3.如申请专利范围第1或2项之PLL电路,其中,在该充电泵和该电压控制振荡器之间设置低通滤波器。图式简单说明:图1系表示本发明之实施例1之PLL电路之构造之方块图。图2系说明实施例1之PFD电路之动作之时序图。图3系表示系本发明之实施例2之PLL电路之构成要素之PFD电路和CP电路之方块图。图4系说明实施例2之PFD电路之动作之时序图。图5系表示以往之PLL电路之构造之方块图。图6系图5之PLL电路之构成要素之PFD电路和CP电路之方块图。图7系PLL电路之构成要素之PFD电路之具体电路图。图8A~8C系说明该PFD电路之动作之时序图。图9A、9B系对于输入时脉CLK和回授时脉FBCLK之相位差之CP电路之平均输出电流之特性图。图10A、10B系PLL电路之构成要素之CP电路之具体电路图。
地址 日本