摘要 |
提供一种资料编码电路,即使是记忆体的存取次数少而降低记忆体运算的时钟频率时亦可维持即时的记录运算,以及同时可降低耗电量和记忆体的成本。在PI方向的错误校正编码之前,在PO算术运算电路(105)执行PO方向的错误校正编码,而将获得的PO编码加入对应的资料及写入记忆体(101)内。接着,遂列从记忆体(101)读取PI方向的资料至PI算术运算电路(110),将PI编码加入至资料,而将资料连续地输出至调变电路(200)。因此,可省略从记忆体(101)读取资料至调变电路(200)时的记忆体存取,以及藉由PI算术运算电路将错误校正码写入记忆体内时的记忆体存取。因此,可减少记忆体的运算时钟频率。 |