发明名称 含有用来测定一组数値之中间値之装置的积体电路
摘要 藉由一种能够将电路缩减为最少但使得速度最快且亦能提供偶出的技术,可求出一组电压值的中间值,这些电压值,为说明起见以五个数值(亦即V1……V5)代表,成对地供应给十个比较器(亦即100……109)的输入端,而比较器的输出端以及它们的相反值,形成了5个〝状态字组〞( 亦即W1……W5 ),每个字组各有4个位元(亦即,C12,C13,C14,C15……C51,C52,C53,C54),如此一已知状态字的各个位元表示了一给定值与另一给定值的比较结果,含有二个1以及二个0的状态字代表着中间值,在本电路实例中,状态字可以快速地在一串三个逻辑阶段的处理中被决定,其中最高及最低值可在第1级(图2)中被消去,而在第2级中(图3)消去次高及次低值,在最后一段中(400……404)决定与中间值相关的剩余状态字,此技术藉由起始逻辑电路亦快速提供偶出,例如,第5状态字(与第5个数值相关)预设成1111,若无任何单一数值被接收,则遗漏之数值将不被选为中间值,其他的偶出亦可以相同方式处置以保证中间值仅由实际接收的电压值中选取,此技术可应用在一个磁碟驱动系统,如此可精确地控制伺服读写头的位置。
申请公布号 TW252237 申请公布日期 1995.07.21
申请号 TW082110974 申请日期 1993.12.24
申请人 电话电报股份有限公司 发明人 克理斯纳瓦米.纳卡瑞
分类号 H03K19/00 主分类号 H03K19/00
代理机构 代理人 林敏生 台北巿南京东路二段一二五号七楼伟成第一大楼
主权项 1.一种包括用以在一组数値中(例如V1,V2,V3,V4,V5)求出中间値之机构的积体电路,其特微为:该机构具有:比较器(亦即100至109),用以将各个数値与其他数値比较;用以形成状态字(W1……W5)的机构(120……129),状态字具有代表一已知数値缉其他各个数値之比较的数字(C12,……C54);以及用以决定那一个状态字将表示中间値的电路(图2及图3)。2.如申请专利范围第1项中的积体电路,其特征亦有用以决定那一个状态字代表中间値的电路最少包含了一个逻辑级(200……209),此逻辑级决定那一个状态字代表着列入考虑中的最高及最低値,同时去除这些状态字以减少列入考虑数字之数目,直到对应于中间値的状态字留存下来。3.如申请专利范围第1项中的积体电路,其中该组数値包含3个数値,而所使用的电路仅包含一个逻辑级。4.如申请专利范围第1项中的积体电路,其中该组数値包含至少5个数値,藉此该电路包括至少两个逻辑级200……209;300……349。5.如申请专利范围第1项中的积体电路,其中的电路亦包含用以对状态字排定优先次序的机构(图4),如此对于有二个或多个与中间値紧密相近状态字的状况下,将仅有一个状态字存留下来。6.如申请专利范围第1项中的积体电路亦具备用以指定起始字的机构,在比较进行后,状态字储存前将起始字指定给该数値,如此数値序列中的遗漏値可以不被考虑为中间値。7.如申请专利范围第1项中的积体电路,其中用以产生状
地址 美国