主权项 |
1.一种电路,系在管理中继器中具有用以接收数据讯包及产生包含部份该数据讯包之数据信号的讯源埠,辨认该讯源埠埠号之埠信号,及指示何时该数据包含有错误状况之错误信号,以及用以选择地储存该数据讯包错误统计资料之电路,而该电路包括有:数据格式器,系用以接收该数据信号及错误码并将该部份之位元及该错误码设置成以由该数据格式器输出端转移之格式;记忆体,系耦合至该数据格式器输出端,以于转移时储存该部份及错误码;以及控制器,系耦合至该数据格式器及该记忆储存装置并可感应该错误信号之发出,以同步地由该数据格式器输出端将该部份及该错误码转移并写入该记忆体。2.如申请专利范围第1项所述之电路,其中该数据格式器将该埠号之位元设置成该格式,且该控制器系将该埠号转移并写入该记忆体。3.如申请专利范围第1项所述之电路,该记忆体包括先进先出(FIFO)之记忆体。4.如申请专利范围第1项所述之电路,该记忆体包括随机存取记忆体。5.如申请专利范围第1项所述之电路,其又包括:微处理器介面,系耦合至该记忆体以接触存取该记忆体;及微处理器,系耦合至该微处理器介面,以由该记忆体中之该部份及错误码读取该数据讯包之错误统计资料。6.如申请专利范围第5项所述之电路,其中:亦耦合至该微处理器之控制器系又宣告记忆体状态信号以与该微处理器连系以使记忆体中之该部份及错误码可用于接触存取动作。7.如申请专利范围第1项所述之电路,其中该部份包括该数据讯包之讯源位址栏。8.如申请专利范围第1项所述之电路,其中该管理中继器又包含用以辨认该部份之位移信号,及辨认有关该数据讯包错误状况之错误状态信号,以及指出该数据讯包结束之讯包结束信号,并且其中:该数据格式器系接收数据信号、埠信号及错误状态信号且将该部份之位元及错误状况设置成由该数据格式器输出端转移之格式;耦合至该数据格式器输出端之该记忆体系于转移时储存该部份及该错误状况;以及该控制器系同步由该数据格式器输出端将该部份及错误状转移并写入该记忆体中,其中该控制器系可感应该等同时宣告之讯包结束信号及错误信号而启始转移动作。9.如申请专利范围第8项所述之电路,其中:该控制器同步宣告一连串之选择信号及一连串之写入信号,其系可感应该等同时宣告之讯包结束信号及错误信号;及该数据格式器系包括有:位移暂存器,系用以接收该数据信号并将串联之位元流转换成平行之位元流直到该位移暂存器包含该用于转移部份为止,其中该位移暂存锁定而不感应该位移信号之宣告解除。多工器,系具有耦合至该位移暂存器以接收埠号之第一输入端,用以接收埠号之第二输入端,用以接收错误状况之第三输入端,以及耦合至该控制器之选择输入端,其中于该选择输入端可感应该等一连串之选择信号的多工器系逐步增加地由该多工器输出端将该部份,埠号及错误状况转移至该记忆体;以及其中该数据格式器输出端包含该多工器之输出端;并且其中耦合至该多工器输出端及该控制器之记忆体系可感应由该控制器传来之该等一连串之写入信号,以储存该部份、埠号及错误状况。10.一种改良之管理电路,系在一网路中具有用以在讯源埠接收数据讯包之中继器,以及用来选择地储存该数据讯包错误统计资料之改良管理电路,该改良管理电路系包括:中继器前端,其系耦合至该中继器并用以处理该数据讯包以产生数据信号,该数据信号则包含有部份该数据讯包,辨认该讯源埠埠号之埠信号,辨认有关该数据讯包错误状况之错误状态信号,指出该数据讯包结束之讯包结束信号,以及指出何时该数据讯包含有错误状况之错误信号;数据格式器,其系耦合至该中继器前端,并用以接收该数据信号,埠信号,及错误状态信号,并安排该部份,埠号,及错误状况之位元排列,以由该数据格式器输出端将其转移;记忆体,其系耦合至该数据格式器输出端并用以于转移时储存该部份、埠号、以及错误状况;及控制器,其系耦合至该资讯摘取器、数据格式器以及该记忆体,以由该数据格式器输出端同步地将该部份及埠号以及错误状况转移并写入该记忆体,其中该控制器可感应该等同时宣告之讯包结束信号及错误信号。11.一种用以选择地储存数据讯包错误统计资料之方法系在一网路中具有于装置讯源埠接收到之数据讯包,含有部份该数据讯包之数据信号,用以辨认该讯源埠之埠信号,以及指出何时该数据讯包含有错误状况之错误信号,一种用以选择地储存该数据讯包错误统计资料之方法,该方法系包括:接收该数据信号及错误状态信号;将该部份及错误状态信号之位元设置成格式以利转移;选择该部份及错误状态信号以转移储存之,其中该选择步骤系可感应错误信号之宣告;以及于转移时,将该部份及该错误状态信号储存之。12.如申请专利范围第11项之错误统计资料储存方法系又包括由该装置接收并将该埠号位元加以设置之诸等步骤;以及将该埠号与该部份及错误状态信号一同储存。图示简单说明: 第一图为本发明较佳实施例之细详细图解方块图。 |