发明名称 | 数据处理装置 | ||
摘要 | 局部缓冲器13~局部缓冲器15分别对应于多个总线10,吸收由于总线1和总线10~总线12的位宽度不同产生的传送速度的速度差,在总线1和总线10~总线12之间进行数据的输入输出。在希望变更应分配到主器件4~主器件6的频带宽度时,可以变更主器件4~主器件6以及总线10~总线12、局部缓冲器13~局部缓冲器15的读写通道,而不必重新设计存储器件、存储控制器3、总线1。 | ||
申请公布号 | CN1282925A | 申请公布日期 | 2001.02.07 |
申请号 | CN00126273.4 | 申请日期 | 2000.07.11 |
申请人 | 松下电器产业株式会社 | 发明人 | 吉冈康介;清原督三;持田哲司;木村浩三;落合利之 |
分类号 | G06F13/28 | 主分类号 | G06F13/28 |
代理机构 | 中国专利代理(香港)有限公司 | 代理人 | 叶恺东 |
主权项 | 1、一种数据处理装置,使多个主器件与1个存储器件连接,进行主器件与各主器件之间数据传送,包含:·存储总线具有2个接点,其中1个接点连接存储器件;·多个局部总线各具有2个以上接点,其中1个以上接点连接各主器件;·传送控制部件进行对存储器件的数据读出以及对存储器件的数据写入,在各局部总线上按各主器件要求的传送速率进行数据传送,在存储总线上按存储器件要求的传送速率进行数据传送;·多个局部缓冲部件是存储总线的另一个接点及各局部总线的1个接点连接的多个缓冲器,吸收存储总线和局部总线之间传送速率的差别,进行数据的输入输出。 | ||
地址 | 日本大阪府 |