发明名称 利用平行埠(parallel port)快速编辑唯读记忆体之装置及方法
摘要 本发明系一种利用平行埠(Parallel Port)快速编辑唯读记忆体之装置及方法,主要系透过平行埠藉一般之数位逻辑电路,对唯读记忆体进行快速编辑,以取代知藉处理单元(CPU)辅助进行编辑之装置,本发明系由平行埠(Parallel Port)输出信号,经译码电路(decodecircuit)之转换,并藉计数器寻找及设定位址后,再藉由控制电路(control circuit)之控制,以快速找到唯读记忆体之正确位址,并读取资料或将欲更新之资料写入其中,从而大幅提高编辑唯读记忆体之工作效率。
申请公布号 TW451130 申请公布日期 2001.08.21
申请号 TW087120838 申请日期 1998.12.15
申请人 英业达股份有限公司 发明人 陈淮琰;柳刚毅
分类号 G06F12/00 主分类号 G06F12/00
代理机构 代理人 严国杰 台北巿承德路一段七十之一号六楼
主权项 1.本发明系一种利用平行埠(Parallel Port)快速编辑唯读记忆体之装置,该装置包括:一平行埠(Parallel Port),其系设置在电脑主机上,该平行埠依其传送资料之不同特性,包括一资料埠(Data Port)、一控制埠(Control Port)及一状态埠(StatusPort);一两级译码及控制电路,该电路系分别透过该资料埠及控制埠与该平行埠相连接,且该两级译码及控制电路另与一唯读记忆体相接,该两级译码及控制电路在接收到由该平行埠传来之信号时,会根据各信号在使用上频繁程度之不同,进行控制处理;一计数器,该计数器系分别与该平行埠之资料埠及该唯读记忆体相连接;一返回状态控制逻辑电路,该返回状态控制逻辑电路系分别与该平行埠之状态埠及该唯读记忆体相连接,俾该唯读记忆体中之内容,可透过该返回状态控制逻辑电路之处理,传输至该平行埠中之状态埠,再藉由软体加以处理后,即可读出回传之信息内容;在对该唯读记忆体执行编辑作业时,系先透过该平行埠上之资料埠输出八个有效锁存信号后,将其中部份之信号传输至该计数器,令该计数器进行找寻及设定位址之工作。2.如申请专利范围第1项所述之利用平行埠(Parallel Port)快速编辑唯读记忆体之装置,其中当该两级译码及控制电路在接收到由该平行埠传来之信号,欲令该计数器产生连续之位址时,该两级译码及控制电路将令所产生并传送至该计数器之二讯号设为置高,俾该计数器之预置功能无效,如此,该计数器即相当于一普通之计数器,可根据该两级译码及控制电路所提供之脉冲触发信号,驱动该计数器进行增量,以获得连续变化之位址。3.如申请专利范围第1项所述之利用平行埠(Parallel Port)快速编辑唯读记忆体之装置,其中该两级译码及控制电路在接收到由该平行埠传来之信号,欲令该计数器产生非连续之位址时,该两级译码及控制电路将令所产生并传送至该计数器之二讯号设为置低,俾该计数器之预置功能有效,如此,该计数器即根据该两级译码及控制电路所提供之控制信号,令该计数器相当于一低位址产生器及一低位址产生器,以产生非连续之位址。4.如申请专利范围第1项所述之利用平行埠(Parallel Port)快速编辑唯读记忆体之装置,其中该平行埠透过该资料埠输出八个有效锁存信号之同时,该控制埠亦输出四个有效锁存信号,并以该两级译码及控制电路中之一第一级译码器作为主译码器,对经由该控制埠输出之四个有效锁存信号进行第一级译码,并透过该两级译码及控制电路中与该平行埠之资料埠相连之一第二级译码器,进行第二级辅助译码,在该两级译码程序中,依第二级优先权低于第一级优先权之工作原则,对不同状态依优先级进行编码组合,将其转换成多个经锁存之稳定信号,从而达到有效掌控该等锁存信号之目的。5.一种利用平行埠快速编辑唯读记忆体之方法,其系透过平行埠(ParallelPort)输出信号,并经过译码电路的转化,以及计数器寻找及设定位址,再藉由控制电路之控制,而能快速找到正确之位址,并将更新资料写入唯读记忆体中。6.如申请专利范围第5项所述之一种利用平行埠快速编辑唯读记忆体之方法,其藉由计数器找寻位址时,可输入一脉冲信号给计数器,使计数器增量而获得连续地址。7.如申请专利范围第5项所述之一种利用平行埠(Parallel Port)快速编辑唯读记忆体之方法,其藉由计数器找寻位址时,可透过平行埠输入所需的地址,对计数器进行设定位址,从而获得非连续地址的方法。8.如申请专利范围第5项所述之一种利用平行埠(Parallel Port)快速编辑唯读记忆体之方法,其透过平行埠(Parallel Port)上之控制埠输出四个有效锁存信号时,可以两级译码及控制电路中之第一级译码器作主译码器,对控制埠进行第一级译码,并透过两级译码及控制电路中与资料埠相连第二级译码器作第二级辅助译码,并在两级译码电路中第二级优先权低于第一级优先权之工作原则下,透过对不同状态的优先级进行编码组合,将其转换成多个经过锁存的稳定可靠的信号,如此,即可以获得多个经过锁存的信号。9.如申请专利范围第5项所述之一种利用平行埠(Parallel Port)快速编辑唯读记忆体之方法,其欲读取唯读记忆体(ROM)中之内容时,可藉由平行埠(Parallel Port)上之状态埠(Status Port)配合返回状态控制逻辑电路,将信息回传,并透过软体组合信息即可。图式简单说明:第一图:系本发明之架构示意图。第二图:系本发明位址产生原理之电路图。
地址 台北巿士林区后港街六十六号